微型计算机的组成及微处理器的功能结构.pptVIP

微型计算机的组成及微处理器的功能结构.ppt

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
第一页,共二十六页,2022年,8月28日 第二章 微型计算机的组成及微处理器的功能结构 2.1微型计算机的组成 图2.1 微型计算机的硬件组成 存 储 器 I/O 接 口 输 入 设 备 I/O 接 口 数据总线 DB 控制总线 CB 输 出 设 备 CPU 地址总线 AB 第二页,共二十六页,2022年,8月28日 第二章 微型计算机的组成及微处理器的功能结构 2.1 微型计算机中的组成 1.微处理器 中央处理部件CPU(Central Processing Unit) 2.存储器 RAM(Random Access Memory) ROM(Read Only Memory) 3.输入/输出设备及其接口电路 输入/输出(Input/Output,缩写位I/O)设备统称外部设备,简称I/O设备。 4.总线 数据总线DB(Data Bus) 地址总线AB(Address Bus) 控制总线CB(Control Bus) 第三页,共二十六页,2022年,8月28日 总线 总线是指传递信息的一组公用导线,是传送信息的公共通道,微机系统采用总线结构连接系统功能部件。 ??总线信号可分成三组 ??地址总线AB:传送地址信息 (单向) ??数据总线DB:传送数据信息 (双向) ??控制总线CB:传送控制信息(每根单向 /双向 ) 总线一般被看成一个独立的部件。 第四页,共二十六页,2022年,8月28日 第二章 微型计算机的组成及微处理器的功能结构 2.2 80X86系列微处理器的功能结构 1.8086/8088 微处理器的逻辑结构 8086/8088CPU的内部逻辑结构 指令流队列 标志寄存器FLAGS (P43) 寄存器阵列微型计算机的总线结构 第五页,共二十六页,2022年,8月28日 INTEL8086/8088处理器逻辑结构 第六页,共二十六页,2022年,8月28日 *INTEL Pentium处理器逻辑结构 第七页,共二十六页,2022年,8月28日 *超标量和流水线的概念 超标量:配置多个执行部件和指令译码电路,能同时执行多条指令。 Pentium由三个执行单元组织而成,一个执行浮点指令,另两个执行整型指令(U流水线和V流水线),这意味着Pentium同时可以执三条指令 流水线:在CPU中把一条指令分解成多个可单独处理的操作,使每个操作在一个专门的硬件站(stage)上执行,这样一条指令需要顺序地经过流水线中多个站的处理才能完成,但是前后相连的几条指令可以依次流入流水线中,在多个站间重叠执行,因此可以实现指令的并行处理。 第八页,共二十六页,2022年,8月28日 8086(8088)CPU从功能上分成两大部分 总线接口单元BIU(Bus Interface Unit) BIU负责与存储器接口,BIU负责从内存的指定部分取出指令,送至指令流队列中排队(8086指令队列6字节,8088的指令队列4字节);在执行指令时所需要的操作数 负责信息交换(地址信息、数据信息、控制信息) 执行单元EU(Execution Unit) 负责数据处理(算术运算、逻辑运算) 2. 8086(8088) CPU的功能结构 (P42图2.3) 第九页,共二十六页,2022年,8月28日 第二章 微型计算机的组成及微处理器的功能结构 总线接口部件BIU 执行部件EU 第十页,共二十六页,2022年,8月28日 *386CPU寄存器结构 指令指针IP 段寄存器CS,DS,SS,ES,FS,GS 通用寄存器EAX,EBX,ECX,EDX 变址寄存器ESI,EDI 指针寄存器EBP,ESP 标志寄存器FLAGS 控制寄存器0(CR0) CR0的第0位叫保护允许位(PE), PE用于对实模式和保护模式进行 切换,PE置0时选择实模式运行 第十一页,共二十六页,2022年,8月28日 INTEL8086/8088寄存器结构 第十二页,共二十六页,2022年,8月28日 第二章 微型计算机的组成及微处理器的功能结构 3. 8086/8088的存储器组织及其寻址 内存:内存是存储程序代码和数据的部件,由地址译码器、内存芯片等构成。 内存单元:存储信息的基本单位。每片内存芯片有若干个内存单元。每个单元可存储8位二进制数(1 Byte) 第十三页,共二十六页,2022年,8月28日 1)存储单元的地址和内容 存储器以字节(Byte)为单位存储信息,每个字节有一个地址,地址编码长度取决于地址总线的位数。 地址值一般用16进制格式表示,如: 0000H (16位地),

文档评论(0)

xiaolan118 + 关注
实名认证
文档贡献者

你好,我好,大家好!

版权声明书
用户编号:7140162041000002

1亿VIP精品文档

相关文档