2023年保山学院数据科学与大数据技术专业《计算机组成原理》科目期末试卷A(有答案).docxVIP

2023年保山学院数据科学与大数据技术专业《计算机组成原理》科目期末试卷A(有答案).docx

  1. 1、本文档共20页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
2023年保山学院数据科学与大数据技术专业《计算机组成原理》科目期末试卷A(有答案) 一、选择题 1、关于Cache的3种基本映射方式,下面叙述中错误的是( )。 A.Cache的地址映射有全相联、直接和多路组相联3种基本映射方式 B.全相联映射方式,即主存单元与Cache单元随意对应,线路过于复杂,成本太高 C.多路组相联映射是全相联映射和直接映射的一种折中方案,有利于提高命中率 D.直接映射是全相联映射和组相联映射的一种折中方案,有利于提高命中率 2、主存与Cache间采用全相联映射方式,Cache容量4MB,分为4块,每块lMB,主存容量256MB。若主存读/写时间为30ms,Cache的读/写时间为3ns,平均读/写时间为3.27ms,则Cache的命中率为( )。 A.90% B.95% C.97% D.99% 3、下列关于配备32位微处理器的计算机的说法中,正确的是( )。 该机器的通用寄存器一般为32位 Ⅱ.该机器的地址总线宽度为32位 Ⅲ.该机器能支持64位操作系统 IV.一般来说,64位微处理器的性能比32位微处理器的高 A.I、Ⅱ B.I、Ⅲ C.I、Ⅳ D.I、IⅡ、Ⅳ 4、已知计算机A的时钟频率为800MHz,假定某程序在计算机A上运行需要12s。现在硬件设计人员想设计计算机B,希望该程序在B上的运行时间能缩短为8s,使用新技术后可使B的时钟频率大幅度提高,但在B上运行该程序所需要的时钟周期数为在A上的1.5倍。那么,机器B的时钟频率至少应为( )能运到所希望的要求。 A.800MHz B.1.2 GHz C.1.5GHz D.1.8GHz 5、指令寄存器的位数取决( )。 A.存储器的容量 B.指令字长 C.机器字长人 D.存储字长 6、下列关于同步总线的说法中,正确的有( )。 I.同步总线一般按最慢的部件来设置公共时钟 II.同步总线一般不能很长 III.同步总线一般采用应答方式进行通信 IV.通常,CPU内部总线、处理器总线等采用同步总线 A. I,II B. I,II,IV C.III,IV D.II,III,IV 7、为了对n个设备使用总线的请求进行仲裁,如果使用独立请求方式,则需要( )根控制线。 A.n B.log2n+2 C.2n D.3 8、微指令大体可分为两类:水平型微指令和垂直型微指令。下列几项中,不符合水平型微指令特点的是( )。 A.执行速度快 B.并行度较低 C.更多地体现了控制器的硬件细节 D.微指令长度较长 9、指令译码器进行译码的是( ) A.整条指令 B.指令的操作码字段 C.指令的地址 D.指令的操作数字段 10、下列选项中,( )不是发生中断请求的条件。 A.一条指令执行结束 B.一次I/O操作结束 C.机器内部发生故障 D.一次DMA操作结束 11、各种外部设备均通过( )电路,才能连接到系统总线上。 A.外设 B.内存 C.中断 D.接口 12、并行加法器中,每位全和的形成除与本位相加两数数值位有关外,还与( )有 A.低位数值大小 B.低位数的全和 C.高位数值大小 D.低位数送来的进位 13、float型数据通常用IEEE754标准中的单精度浮点数格式表示。如果编译器将float型变量x分配在一个32位浮点寄存器FR1中,且x=-8.25,则FR1的内容是( )。 A.C1040000H B.C2420000H C. C1840000H D.CIC20000H 14、下列寻址方式中,最适合按下标顺序访问一维数组的是( )。 A.相对寻址 B.寄存器寻址 C.直接寻址 D.变址寻址 15、下列对RISC的描述中,正确的有( )。 I.支持的寻址方式更多 Ⅱ.大部分指令在一个机器周期完成 Ⅲ.通用寄存器的数量多 Ⅳ.指令字长不固定 A. I、Ⅳ B.Ⅱ、Ⅲ C. I、Ⅱ、Ⅲ D. I、Ⅱ、Ⅲ、Ⅳ 二、填空题 16、按IEEE754标准,一个浮点数由_______、_______、_______三个域组成。 17、对存储器的要求是________、________、________为了解决这三个方面的矛盾。计算机采用多级存储器体系结构。 18、DMA控制器访采用以下三种方法:________、_______

您可能关注的文档

文档评论(0)

xx_zk + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档