数电编码译码电路设计.docxVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
实验三 编码、译码、寄存逻辑电路设计 一、实验目的与要求 掌握加法器、译码器、编码器、数据选择器的逻辑功能和应用方法。 掌握寄存器的逻辑功能及应用方法。 熟悉利用中、小规模集成电路的设计方法。二、实验仪器及器件: 电子元器件: 74148 优先编码器 7447 七段显示的译码器 74LS138 3 线 8 线译码器 74LS151 8 选 1 数据选择器 74LS153 4 选 1 数据选择器 74LS85 4 位数值比较器 VCC 74LS175 四位寄存器 5V 三、实验内容 J1 实验任务一: Key = 1 仿真实现 74148 优J2先编码器和 7447 七段显示的译码器功能的测试 Key = 2 U1  X1 V J3 Key = 3 1D 2D 1Q 2 X2 ~1Q 3 J4Key = 413 4D 1~2Q 69~CLR CLK~3Q 113Q10~4Q 144Q J4 Key = 4 13 4D 1 ~2Q 6 9 ~CLR CLK ~3Q 11 3Q 10 ~4Q 14 4Q 15 2.5 V X3 74LS175D J5 Key = R 2.5 V J6 Key = C X4 GND 2.5 V X5 J7 Key = 5 U2 4 5 1D 1Q 2 2.5 V X6 J8 Key = 6 12 3D 2D ~1Q 3 13 4D 1 ~2Q 6 2Q 7 10 2.5X7V 9 J9 Key = 7 ~CLR CLK ~3Q 11 3Q ~4Q 14 4Q 15 74LS175D 2.5 V J10 Key = 8 X8 2.5 V 码器连接电路。 编码-译码电路 运行电路,实现开关位置检测和显示功能 掌握译码器、编码器的基本功能和应用方法。 译码器:基本功能是用输出状态表示输入代码,即将一种数码转换成另一种数码。通常分为地址译码器和显示译码器两大类型。 地址译码器:输入信号是一组位二进制代码,而在路输出信号中,仅有唯一的一路与该时刻输入代码相对应的输出信号处于有效状态。 显示译码器:是将输入的位二进制代码转换成一组与之对应的用于驱动显示字符信息的电路。 编码器:基本逻辑功能是把输入的每个高、低电平信号编成对应的二进制代码。实验任务二: 仿真实现寄存器功能测试 连接仿真电路,运行电路,分析 74LS175 的逻辑功能。 寄存器的主要功能就是暂存数据。寄存器以同步并行方式接收或传送一组数据。一些寄存器还具有清零、三态输出等功能。 3)寄存器的应用主要在数码采集锁存、第一信号的鉴别。 四、实验结论任务一: 仿真实现 74148 优先编码器和 7447 七段显示的译码器功能的测试1)电路低电平输入有效,当输入端有两个或两个以上为低电平,它将对优先级别相对较高的优先编,开关位置检测及功能如下: 开关 七段显示器 A 1 1 1 7 B 1 1 0 6 C 1 0 1 5 D 1 0 0 4 E 0 1 1 3 F 0 1 0 2 G 0 0 1 1 H 0 0 0 0 2)74148 为 8 线—3 线优先编码器,0—7 为输入信号,A2,A1,A0 为三位二进制编码输出信号, EI 是使能输入端, EO 是使能输出端,GS 为优先编码输出端。74148 编码器输入为低电平有效,输出为 3 位二进制反码。 I V (5)(10)(11)(12)(13) (5) (10) (11) (12) (13) (1) (2) (3) (4) HPRI/BIN EI 0 1 2 3 4 5 6 7 EO GS 1 2 4 (15) (14) (9) (7) (6) 1 16 2 15 3 14 4 13 5 12 6 11 7 10 8 9 I EO 5 I GS 6 I I 7 3 Y EI I 0 2 Y 1 Y I 2 1 Y 2 Y I 1 0 GND Y 0 输I 输 I 入 I I I I Y 输 Y 出 EI I I I Y GS EO 0 1 2 3 4 5 6 7 2 1 0 1 1 1 1 1 1 0 1 1 1 1 1 1 1 1 1 1 1 1 0 0 0 0 0 0 0 1 0 0 1 0 0 1 0 1 0 0 1 1 0 1 0 0 1 0 0 1 1 1 0 1 1 0 1 0 0 1 1 1 1 1 0 0 0 1 0 0 1 1 1 1 1 1 0 1 0 1 0 0 1 1 1 1 1 1 1 1 0 0 1 0 0 1 1 1 1 1 1 1 1 1 1 0 1 3)7447 七段显示的译码器 a)7447 为七段显示译码器集成电路,输出低电平有效,用以驱动共阳显示器。 BI/RB

文档评论(0)

tianya189 + 关注
官方认证
文档贡献者

该用户很懒,什么也没介绍

认证主体阳新县融易互联网技术工作室
IP属地上海
统一社会信用代码/组织机构代码
92420222MA4ELHM75D

1亿VIP精品文档

相关文档