EDA设计实验报告——数字钟的设计.docVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
PAGE EDA设计实验报告——数字钟的设计 摘 要 随着现在社会的快速发展,人们都电子产品的要求越来越高,因而电子产品无论从制作上还是从销售上都要求很高。要制作一个应用性比较好的电子产品就离不开数字电路,大到超级计算机、小到袖珍计算器,很多电子设备都有数字电路。数字系统是一个能够对数字信号进行加工,传递,和存储的实体,它由实现各种功能的数字逻辑电路相互连接而成。用来处理数字信号的电子线路称为数字电路,数字集成电路的基本逻辑单元是逻辑门,一块集成电路芯片所容纳的逻辑门数量反映了芯片的集成度,集成度越高,单个芯片所实现的逻辑功能越强。数字电路在生活中应用广泛,而我所学习的专业为电子信息工程,对于数字电路的熟悉程度要更彻底,所以我选择设计数字钟电路。 在本次设计的课题中,其目的是得到一个计时准确的数字时钟。在数字钟的制作过程中,要得到准确的计时,就必须对组成电路的每一部分的要求要高。整个电路是由振荡器电路、分频器电路、时间计数单元、译码驱动电路、数码管五个部分组成。整个电路的核心部分是振荡电路,振荡电路应采取晶体振荡,晶体振荡器输出频率为32768HZ,在设计中我们采用CD4060来完成电路的振荡和分频,以便于得到1HZ的输出频率。在计数电路中采用了74LS161计数,74LS161是直接清零的计数器,在电路中起计数和分频的作用。为了能够得到即准确又清楚的输出,电路采用了译码驱动和数码显示,译码器为74LS247(BCD七段显示译码器)。 译码驱动电路将计数器输出的8421BCD码转换为数码管需要的逻辑状态,并且为保证数码管正常工作提供足够的工作电流。整个电路的设计有严密的逻辑关系。 关键词:计数器,译码器,振荡器,分频器,译码驱动 目 录 摘要……………………………………………………………………………………5 目录……………………………………………………………………………………6 设计任务描述…………………………………………………………………………7 设计思路………………………………………………………………………………8 设计方案………………………………………………………………………………9 1.引言…………………………………………………………………………10 2.各部分的分析……………………………………………………………………12 2.1、振荡电路……………………………………………………………………12 2.2、分频电路……………………………………………………………………13 2.3、时间计数电路………………………………………………………………13 2.4、译码驱动电路………………………………………………………………14 2.5、校时电路……………………………………………………………………15 2.6、数码显示电路………………………………………………………………16 3.电路的逻辑功能…………………………………………………………………17 3.1、十进制………………………………………………………………………18 3.2、六进制………………………………………………………………………18 3.3、二十四进制…………………………………………………………………18 结论…………………………………………………………………………………18 致谢…………………………………………………………………………………21 参考文献……………………………………………………………………………22 附录A1.1………………………………………………………………………23 附录A1.2………………………………………………………………………24 附录A1.3………………………………………………………………………25 设计任务描述 1 设计题目 题目:数字钟电路 2设计要求 (1)以二十四小时为一个周期计时。 (2)有快速校时功能。 3设计目的 (1)掌握数字钟电路的构成、原理与设计方法。 (2)熟悉集成电路的使用方法。 4基本要求 (1)电路的计时周期为二十四小时。 (2)有快速校时功能,校时只对小时和分校时,不对秒校时。 (3)各计时电路显示。 设计思路 根据此次课程设计的要求,我设计的数字钟电路由6个部分组成:振荡器电路、分频器电路、时间计数单元、译码驱动电路、数码显示。 (1)秒脉冲电路设计:采用振荡分频器CD4060和电容电阻得到1Hz的方波信号供秒计数器进行计数。 (2)分频器电路设计:分频器电路还是采用CD4060来实现,CD4060集成元件有很多个输出端,各输出管脚的输出频率窦不相同,所以才有它来实现分频功能,输出1HZ的信号。 (3)时间计数单元:采用16进制计数器来实现时间计数单元的计数功能。为减少器件使用数量,

文档评论(0)

151****0181 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档