- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
计算机组成原理实验报告
姓名 学号 班级
实验题目 实验 CPU 通用寄存器组一、 实验目的
了解通用寄存器组的用途及对 CPU 的重要性。
掌握通用寄存器的设计方法。
二、 实验原理
通用寄存器组是 CPU 的重要组成部分。从存储器取来的数据要放在通用寄存器中;从外部设备取来的数据除 DMA 方式外,要放在通用寄存器中。向存储器输出的数据也是从通用寄存器中取出;向外部设备输出的数据除 DMA 方式外也是从通用寄存器中取出来的。由于从通用寄存器组中取数据比从存储器或者外部设备取数据快得多,因此参加算术运算和逻辑运算的数据一般是从通用寄存器组中取出,它向算术逻辑单元 ALU 提供了进行算术运算和逻辑运算所需要的两个操作数, 同时又是运算结果的暂存地。通用寄存器组内寄存器的数目与CPU 性能有关,CPU 性能预告,通用寄存器组内的寄存器数目越多。由于算术逻辑运算需要两个操作数,因此通用寄存器组有两个读端口,负责提供进行算术逻辑单元需要的源操作数和目的操作数。通用寄存器组有 1 个写端口,负责将运算结果保存到指定的寄存器内。根据通用寄存器组的功能要求,一个只有 4 个 16 位寄存器的通用寄存器组的框图如下图所示。
在上图所示的电路中,当 reset 为低电平时,将 4 个 16 位寄存器 R0~R3 复位为 0。当寄存器的 write
和 sel 为高电平时,在时钟信号 clk 的上升沿将 D 端的输入 D[15..0]写入寄存器,然后送到寄存器的输出 Q[15..0]。4 个寄存器的允许写信号write 和外部产生的目的寄存器写信号 DRWr 直接相连。每个寄存器还有另一个选择信号 sel,它决定哪一个寄存器进行写操作。4 个寄存器的选择信号分别和 2-4 译码器产生的 sel00、sel01、sel10 和 sel11 相连。只有当 1 个寄存器被选中时,才允许对该寄存器进行写操作。2-4 译码器的输入 sel[1..0]接 DR[1..0],2-4 译码器对 2 位的输入信号 sel[1..0] 进行 2-4 译码,产生 4 个输出 sel00、sel01、sel10 和 sel11,分别送往 4 个寄存器 R0、R1、R2、R3 的选择端 4 选 1 多路选择器 1 从 4 个寄存器 R0、R1、R2、R3 的输出 Q[15..0]选择 1 路送到DR_data[1..0],给算术逻辑单元提供目的操作数;选择信号sel[1..0]接 DR[1..0]。4 选 1 多路选择器 2 从 4 个寄存器 R0、R1、R2、R3 的输出 Q[15..0]选择一路送到 SR_data[1..0],给算术逻辑单元提供源操作数;选择信号 sel[1..0]接SR[1..0]。
三、 实验要求
1、 实验设计目标
设计一个通用寄存器组,满足以下要求:
通用寄存器组中有 4 哥 16 位的寄存器。
当复位信号 reset=0 时,将通用寄存器组中的 4 哥寄存器清零。
通用寄存器组中有两个读出端口,当DRWr=1 时,在始终clk 的上升沿将数据总线上的数写入 DR[1..0]指定的寄存器。
通用寄存器组有两个读出接口,一个对应算术逻辑单元的目的的操作数 DR,另一个对应算术逻辑单元的源操作数 SR。DR[1..0]选择目的的操作数;SR[1..0]选择源操作数。
设计要求层次设计。底层的设计实体有 3 个:16 位寄存器,具有复位功能和允许写功能; 一个 2-4 译码器,对应寄存器写选择;一个 4 选 1 多路开光,负责选择寄存器的读出。顶层设计构成一个完整的通用寄存器组。
2、顶层设计实体的引脚要求引脚要求对应关系如下:
clk 对应实验台上的时钟(单脉冲)。
reset 对应实验台上的 CPU 复位信号 CPU_RST.
SR[1..0]对应试验台开关SA1,SA0。
DR[1..0]对应试验台开关SR3,SR2。
DRWr 对应实验台上开关 SA5。
目的操作数用试验台上的指示灯 A~A 显示,源操作数用试验台上的指示灯 R15~R0
显示。
四、 实验步骤
将试验台设置成 FPGA-CPU 独立调试模式,REGSEL=0,CLKSEL=1,FDSEL=0,使用试验台上的单脉冲,即 STEP_CLK 段路子短接,短路子 RUN_CLK 断开。
将设计在 Quartus2 下输入,编译后下载到 TEC-CA 上的 FPGA。
将下列数据存入寄存器:
R0 OX3333 R1 OX5555 R2 OXAAAA R3 OXFFFF
在实验台指示灯 A15~A0 和 R15~R0 上观察各寄存器的值,填入表中。
R0
R1
R2
R3
R0
R1
R2
R3
0X0000
0X0000
0X0000
0X0000
0X0000
0X0000
原创力文档


文档评论(0)