- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
数字集成电路第二版答案
【篇一:《数字集成电路》期末试卷 a(含答案)】
考试试卷 a
姓名 学号班级 任课教师
一、填空题(本大题共 10 小题,每空格 1 分,共 10 分)
请在每小题的空格中填上正确答案。错填、不填均无分。 1.十进制数(68)10 对应的二进制数等于;
2.描述组合逻辑电路逻辑功能的方法有真值表、逻辑函数、卡诺图、 逻辑电路图、波形图和硬件描述语言(hdl)法等,其中 描述法是基础且最直接。 3.a
?1 可以简化为
图 1 所示逻辑电路对应的逻辑函数 l 等于 。
abc
≥1
l c y
图 1 图 2
如图 2 所示,当输入 c 是(高电平,低电平)时,y?ab。
两输入端 ttl 与非门的输出逻辑函数 z?ab,当 a=b=1 时,输出低电平且 vz=0.3v,当该与非门加上负载后,输出电压将(增大,减小)。
moore 型时序电路和 mealy 型时序电路相比,型电路的抗干扰能力更强。 8.与同步时序电路相比,异步时序电路的最大缺陷是会产生 9.jk 触发器的功能有置 0、置 1、保持和
的 ram。
二、选择题(本大题共 10 小题,每小题 2 分,共 20 分)
在每小题列出的四个备选项中只有一个是符合题目要求的,请将其 代码填写在题后的括号内。错选、多选或未选均无分。 11.十进制数(172)10 对应的 8421bcd 编码是。 【 】a.(1111010)8421bcd
b.8421bcd
c.(000101110010)8421bcd d.(101110010)8421bcd 12.逻辑函数 z(a,b,c)?ab?ac 包含 【 】
a.2 b.3c.4d.5
设标准 ttl 与非门 z?ab 的电源电压是+5v,不带负载时输出高电平电压值等于+3.6v,输出低电平电压值等于 0.3v。当输入端 a、b 电压值 va=0.3v,vb=3.6v 和 va=vb=3.6v 两种情况下,输出电压值 vz 分别为。
a.5v,5v c.3.6v,0.3v
【 】
b.3.6v,3.6v d.0.3v ,3.6v
图 3 所示电路的输出逻辑函数 z1 等于 。
a.abcd
b.ab+cd d.ab?cd
【 】c.ab?cd 2-4 译码器abcd
z1
z2
图 3 图 4
图 4 电路是由二进制译码器组成的逻辑电路,输出 z2 等于。
【 】
a.ab?ab
b.ab?ab d.ab?ab
c. ab?ab
图 5 所示所示时序电路中,实现 qn?1?qn 的电路是
【
】acp a cp cp b 图 5 cd
最能直观反映时序电路状态变化关系的是 【 】 a.逻辑电路图 b.时序图 c.状态真值表 d.状态转移图 18.可以对脉冲波形整形的电路是()。 【 】
a.施密特触发器 b.t 触发器 c.多谐振荡器 d.译码器19.同样分辨率和时钟脉冲下,并行比较型 a/d 转换器、逐次逼近型 a/d 转换器和双积分
型 a/d 转换器中完成一次模数转换时间最长的是 转换器。 【 】a.双积分型 b.逐次逼近型 c.并行比较型 d.都一样 20.某十位 d/a 转换器满量程输出电压为 5.115v,则当输入 d=
(0100100000)2 时,输出
电压为()伏。【 】 a.5.115v b.1.44vc.2.34v d.0.44v 三、分析题(本大题共 6 小题,21-26 每小题 6 分,27 小题 12 分,共48 分) 21.已知逻辑函数 z(a,b,c,d)=∑m(0,2,3,7,8,9)+ ∑d
(10,11,12,13,14,15),求逻辑函数
z 的最简“与或”表达式。
分析图 6 所示电路输出 z 的最简与或逻辑函数表达式。a
b
z c
图 6
图 7 是用 4 选 1 数据选择器设计的一个逻辑电路,试写出输出逻辑函数 z 的最简与或表达式。
表 1 4 选 1 数据选择器功能表c
图 7
设正边沿 d 触发器初态为 0,试画出图 8 所示 cp 和输入信号作用下触发器 q 端的波形。
cpdq“1“0”
图 8
移位寄存器 cc40194 功能如表 2 所示。设 cc40194 初态为q3q2q1q0=0000,电路如图 9,试画出十个以上 cp 脉冲作用下移位寄存器的状态转移图。
1
dirq0q1q2q3s0dilcc40194s1 cp
cpd0d1d2d3 rd
0rd 11
图 9
表 2 cc40194 功能表
cmos 集成定时器 555 组成的电路如图 10 所示,试问: (1) 说出电路的名称;
(2)画出 vc 和 vo 输出电压波形(设输入 vi 低电平宽度足够窄)。
vi0t vvi v
文档评论(0)