FPGA实验报告1完整版.docVIP

  1. 1、本文档共6页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
实 验 报 告 课程名称 EDA技术与VHDL设计 实验项目 Quartus = 2 \* ROMAN II = 2 \* ROMAN 入门 实验仪器 计算机、Quartus = 2 \* ROMAN = 2 \* ROMAN II 系 别 信息与通信工程学院 专 业 电子信息工程 班级/学号 学生姓名 实验日期 2014.4.22 成 绩 指导教师 实验一 Quartus = 2 \* ROMAN II 入门 一、实验目的 掌握QUARTUS II工具的基本使用方法; 掌握FPGA基本开发流程和DE2开发板的使用方法; 二、实验内容 运用QUARTUS II 开发工具编写简单LED和数码管控制电路并下载到DE2 实验开发板。 三、实验环境 1.软件工具:QUARTUS II 软件;开发语言:VHDL; 2.硬件平台:DE2实验开发板。 = 4 \* CHINESENUM3 四、源程序: LIBRARY ieee; USE ieee.std_logic_1164.all; ENTITY fuqi IS PORT(SW :IN STD_LOGIC_VECTOR(0 TO 17); HEX0 :OUT STD_LOGIC_VECTOR(0 TO 6); LEDR :OUT STD_LOGIC_VECTOR(0 TO 17)); END fuqi; ARCHITECTURE Behavior OF fuqi IS SIGNAL temp :STD_LOGIC_VECTOR(0 TO 3); BEGIN LEDR=SW; temp(3)=SW(0); temp(2)=SW(1); temp(1)=SW(2); temp(0)=SW(3); PROCESS(temp) BEGIN CASE temp IS WHEN 0000=HEX0=0000001; WHEN 0001=HEX0=1001111; WHEN 0010=HEX0=0010010; WHEN 0011=HEX0=0000110; WHEN 0100=HEX0=1001100; WHEN 0101=HEX0=0100100; WHEN 0110=HEX0=0100000; WHEN 0111=HEX0=0001111; WHEN 1000=HEX0=0000000; WHEN 1001=HEX0=0000100; WHEN OTHERS=HEX0=1001000; END CASE; END PROCESS; END Behavior; = 5 \* CHINESENUM3 五、仿真结果: = 6 \* CHINESENUM3 六、实验总结: 第一次实验比较简单。通过这次实验,我对这门课程有了初步的了解,知道了QUARTUS 是FPGA的基本工具,掌握QUARTUS II工具的基本使用方法,并能够简单地操作。在做实验的过程中也遇到一些问题,但在同学的帮助下,最终运用QUARTUS II 开发工具编写简单LED和数码管控制电路并下载到DE2 实验开发板。

文档评论(0)

159****8201 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档