网站大量收购独家精品文档,联系QQ:2885784924

03-第三章STM32处理器总线结构和存储器课件.pptxVIP

03-第三章STM32处理器总线结构和存储器课件.pptx

  1. 1、本文档共16页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
第三章 STM32 处理器总线结构和存储器 l 3.1 系统总线构架 l 3.2 存储器的组织与映射 l 3.3 位段 l 3.4 启动配置 l 四个主动单元: Cortex-M3 内核的 ICode 总线 (I-bus)、 DCode 总线(D-bus)、 System 总线(S-bus)和通用 DMA (GP- DMA)。 l 三个被动单元:内部SRAM、内部Flash 存储 器、 AHB 到 APB 的桥(AHB2APBx,连接 所有的 APB 设备)。 3.1 系统总线构架 l ICode 总线:将 Flash 存储器指令接口与 Cortex-M3 内核的指令总线相连接,用于指 令预取; l DCode 总线:将 Flash 存储器的数据接口与 Cortex-M3 内核的 DCode 总线相连接,用于 常量加载和调试访问; l System 总线:将Cortex-M3 内核的 System 总线(外设总线)连接到总线矩阵; 总线结构中各单元的功能 l DMA 总线:将DMA 的 AHB 主控接口与总线 矩阵相连; l 总线矩阵:用于连接三个主动单元部件和三个 被动单元,负责协调和仲裁Cortex-M3 内核和 DMA 对 SRAM 的访问,仲裁采用轮换算法。 l AHB/APB 桥:两个 AHB/APB 桥在 AHB 和 2 个 APB 总线之间提供完全同步连接。 总线结构中各单元的功能 存储器的组织与映射 3.2 l STM32 系列处理器将可访问的存储器空间被 分成 8 个主块,每个块为 512MB。 l 处理器内部存储器、片上外围设备的地址映射 以及分配给片上各个外围设备的地址空间请参 照书籍。 3.2.2 STM32 处理器存储器映射 l Cortex-M3 存储器空间中包括两个位段区: SRAM 区的最低 1MB空间和外设存储区的最 低 1MB 空间。 l 这两个位段区分别与两个 32M 的位段别名区 对应,位段区中的每一位映射到位段别名区中 的一个字。 l 通过对别名区中某个字的读写操作可以实现对 位段区中某一位的读写操作。 3.3 位段 l 对别名区中某个字进行写操作,该字的第 0 位 将影响位段区中对应的位。 l 对别名区中某个字进行读操作,若位段区中对 应的位为 0 则读的结果为 0x00,若位段区中 对应的位为 1 则读的结果为0x01。 l 对别名区的读写可以实现对位段区中每一位的 原子操作,而且仅只需要一条指令即可实现。 3.3 位段 l 系 统 启 动之 后, CPU 从 位 于 0x0000 0000 地 址 处 的 启 动区开始执行代码。 l 对 于STM32F10x 系列处理器,可以通过配置 BOOT[1:0]引脚选择三种不同启动模式。 3.4 启动配置 启动模式配置

文档评论(0)

195****6963 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档