用于芯片级原子钟的微波锁相环路设计.pdfVIP

  • 1
  • 0
  • 约8.32万字
  • 约 76页
  • 2023-12-02 发布于江西
  • 举报

用于芯片级原子钟的微波锁相环路设计.pdf

硕士学位论文 (专业学位) 万方数据 苏州大学学位论文独创性声明及使用授权声明 学位论文独创性声明 本人郑重声明:所提交的学位论文足本人在导师的指导下,独立进行研究’下作所取得 的成果。除文中已经注明引用的内容外,本论文不含其他个人或集体已经发表或撰写过的研 究成果,也不含为获得苏州大学或其它教育机构的学位证书而使用过的材料。对本文的研究 作出重要贡献的个人和集体,均已在文中以明确方式标明。本人承担本声明的法律责任。 论文作者签名;?马畏鹕日 期:州眵 万方数据 学位论文使用授权声明 本人完全了解苏州大学关于收集、保存和使用学化论文的规定,即:学位论文著作权 归属苏州大学。本学位论文电子文档的内容和纸质论文的内容相一致。苏州大学有权向国家 图书馆、中国社科院文献信息情报中心、中国科学技术信息研究所(含万方数据电子出版社)、 中国学术期刊(光盘版)电子杂志社送交本学位论文的复印件和电子文档,允许论文被查阅 和借阅,可以采用影印、缩印或其他复制予段保存和汇编学位论文,可以将学位论文的全部 或部分内容编入有关数据库进行检索。 涉密论文口 本学位论文■ 在 年一月解密后适用本规定。 非涉密论文[y 期: 论文作者签名: 邺日 删!坐 导师签名: 日 期: 为讣占.心 万方数据 摘要 用于芯片级原子钟的微波锁相环路设计 用于芯片级原子钟的微波锁相环路设计 摘要 原子钟是一种高精度时间频率测量装置。它利用原子能级间的跃迁频率作为基准 信号,可以大幅度提升时间频率的标定精度,同时还具备超高的稳定度与准确性。但 目前的原子钟受限于体积与功耗,无法应对复杂的工作环境。相干布居俘获现象的出 现,使得小体积低功耗芯片级原子钟的研制有了理论支撑。它在保证精度与准确度的 同时,可以将功耗与体积降低至商品级范围,具备很广泛的应用前景。因此对芯片级 原子钟的研究具有重要的战略意义。 本文分析了国内外原子钟的发展现状,论述了芯片级原子钟的理论基础并搭建了 原子钟系统的整体框架。在对微波信号源设计与实现的基础上,成功研制出原子钟频 率伺服环路和芯片级原子钟样机。本文的主要工作如下: 1.利用三能级系统和半经典理论对相干布局囚禁现象进行了理论推导,并在此基 础上设计了芯片级原子钟系统的模块框架与电路原理。 2.设计了芯片级原子钟关键部分微波信号源电路。通过搭建微波锁相环路实现 4.596GHz的信号输出,并利用系统函数与工程控制理论对锁相环模块进行了数学模 型搭建与原理仿真。其中,还根据微带线理论成功研制了一款中心频率在4.596GHz, 压控调谐灵敏度为1 控振荡器。 3.在微波信号源的基础上搭建了芯片级原子钟的频率伺服环路,并利用小信号调 制与相敏检波的原理实现了对激光器电流与微波信号频率的锁定。通过分析检测信号 相位频率变化,确定了原子钟闭环的理论依据。 在对压控振荡器和锁相环电路的模块测试以及原子钟频率伺服环路与物理系统 的联合测试后,我们实现了CPT谐振峰的锁定。最后,进行芯片级原子钟样机的初 1秒稳定度为1.50×10~0,1小时稳定度优于1.0×10川,功耗约为200mW。 万方数据 用于芯片级原子钟的微波锁相环路设训

文档评论(0)

1亿VIP精品文档

相关文档