综合性、设计性实验设计报告.docVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多

通信系统原理综合性、设计性实验设计报告

帧同步系统电路的设计与实现

8班001号张三

002号李四

系统的功能及性能描述

在时分复用通信系统中,为了正确地传输信息,必须在信息码流中插入一定数量的帧同步码,可以集中插入、也可以分散插入。本系统中帧同步识别码为7位巴克码,集中插入到每帧的第2至第8个码元位置上。

二、系统的结构框图及基本工作原理

帧同步模块的原理框图如图1所示。

图1帧同步模块原理框图

帧同步系统工作状态分捕捉态和维持态。同步未建立时系统处于捕捉状态,状态触发器Q端为低电平,一旦识别器输出脉冲,由于Q端为高电平,经或门使与门1输出”1”,同时经或门使与门3输出也为”1”,对分频计数器模块清零。与门1一路输出至触发器的S端,Q端变为高电平,与门4打开,帧同步输出脉冲。系统由捕捉态转为维持态,帧同步建立。

当帧同步建立后,系统处于维持态。假如此时分频器输出帧同步脉冲,而识别器却没有输出,这可能是系统真的失去同步,也可能是偶然干扰引起的,因此在电路中加入一个保护电路。该保护电路也是一个分频计数器,只有在连续若干次接收不到帧同步信号时,系统才会认为同步状态丢失,由于丢失同步的概率很小,因此这里系统设置分频计数器值为5,也就是说连续5帧接收不到帧同步信号,系统才认为丢失同步状态。当然分频值可设置其他值,但该值越大,同步维持态下漏识别概率也越大。与门1的一路输出置5分频器的使能端,使之开始计数,当计数满时会输出一个脉冲使状态触发器置零,从而无帧同步信号输出,同步电路又进入捕捉态。

图2帧同步器信号波形

三、电路的结构与分析

帧同步电路如下图所示。其中u60、u61为用4017构成的十进制计数器。。。。。。(加入详细解释)

图3帧同步系统电路结构图

四、实验所需的元器件清单:

3片

74LS1752片

。。。。。。

五、实验进度表

9.25-9.30修改方案

10.1-10。10采购元器件、做电路板

10.11-10。20分步焊接、调试电路

10.21-10。25调试过程中修改原方案中不够完善的地方

10.26-10。30对电路进行相关性能的测试,并记录下所有数据

10.21-11。10撰写设计性实验报告

11月11上交整个实验(包括电路和实验报告)

六、实验分工

张三设计、调试电路,测试各项参数,撰写实验报告原理及结果分析部分。

李四采购元器件,设计、制做、焊接电路板,撰写实验报告电路分析及调试部分

七、参考文献

1.樊昌信等.通信原理.北京:国际工业出版社.1995

2.曹志刚,钱亚生.现代通信原理.北京:清华大学出版社.1992

无线电通信技术.1996,22(3):24~28

3.何大可,王福昌.激光通信数字环时隙同步器环路滤波器设计.

华中理工大学学报.1996,24(10):62~65

。。。。。。

文档评论(0)

Byakko + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档