数字电路实验报告6.pdfVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多

一、实验内容

利用EDA工具Quartus-ll的原理图输入法,充分利用数电实验系统提供的硬件资

源,设计一个小时(两位,24小时制)、分钟(两位)计时器,数码管显示。在

QuartusⅡI环境下输入原理图(直接使用74系列器件,计数器用74160或

74161、74190、74191)并仿真。将设计下载到FPGA中,连线,按键观察实验。

二、实验目的

熟悉用QuartusII原理图输入法进行电路设计和仿真,掌握QuartusII图形模块单

元的生成与调用。学会根据时序电路图分析电路的功能,并会自主实现时序逻辑

电路的功能设计与仿真。

三、实验设备

EDA工具Quartus-ll

四、实验方法与手段

数字钟电路(用数码管显示)

数字钟是一种用数字电路技术实现时、分、秒计时的钟表。与机械钟相比具有更高

的准确性和直观性,具有更长的使用寿命,已得到广泛的使用。

数字钟由计数器电路、分频器电路和数码管显示译码电路构成,使用74160进行级

联设计时分计数器电路并封装为clk元件,用74160芯片实现时分计数器,计数器

分频后将芯片输出端接至7447的输入端进行译码后进行仿真,根据数字电路实验

箱对应引脚进行引脚分配后,将设计下载到FPGA中,连线,按键观察实验。

五、实验原理图

数字钟计数器电路

使用74160级联作为时分计数器,并通过门电路实现异步置数计数。

用74160芯片实现时分计数器,使用74160芯片级联组成分频电路,将高频脉冲信

号转换为1Hz的低频信号,再将脉冲信号经一次分频后连接74138译码器进行译

码,控制七段数码管的分段显示,最后将处理后的信号经过74151数据选择器与

7447译码器相连,分配引脚后下载至试验箱测试。

六、实验现象记录分析

十进制计数器电路

试验箱下载后可观察到数码管的时间从00:00开始计数。

六、实验结论与体会

通过本次实验我逐渐掌握了QuartusII的设计与仿真功能,并熟悉了FPGA数字电路设计平

台的使用。实验学习中,我熟悉了利用QuartusII进行时序电路设计的过程,了解了74151

数据分配器的功能与数字钟的设计方法,掌握了级联计数器、分频器电路、数据分配电路

的使用方法,对数字电路与逻辑设计的知识有了更加全面的认识,进一步提高了实践能

力。

文档评论(0)

135****5548 + 关注
官方认证
文档贡献者

各类考试卷、真题卷

认证主体社旗县兴中文具店(个体工商户)
IP属地江苏
统一社会信用代码/组织机构代码
92411327MAD627N96D

1亿VIP精品文档

相关文档