【精品】电快速瞬变脉冲群(EFT)和静电(ESD)问题的测量和定位.pdfVIP

【精品】电快速瞬变脉冲群(EFT)和静电(ESD)问题的测量和定位.pdf

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多

资料内容仅供您学习参考,如有不当之处,请联系改正或者删除

电快速瞬变脉冲群(EFT)和静电(ESD)问题的测量和定位

大部分电子产品需要通过电快速瞬变脉冲群(EFT)(根据IEC61000—4-4)和静

电放电(ESD)(根据IEC61000-4-2)等项目的标准测试.EFT和ESD是两种典型的

突发干扰,EFT信号单脉冲的峰值电压可高达4kV,上升沿5ns。接触放电测试

时的ESD信号的峰值电压可高达8kV,上升时间小于1ns.这两种突发干扰,都具

有突发、高压、宽频等特征。

在进行标准的EFT/ESD测试时,把干扰脉冲从设备外部耦合到内部,同时监视设

备的工作状态.如果设备没有通过这些标准的测试,测试本身几乎不能提供任何

如何解决问题的信息。

要想定位被测物(EUT)对突发干扰敏感的原因和位置,必须进行信号测量。但是

如果采用示波器进行测量的话,EUT内部的干扰会产生变化。例如图1中,使用

金属导线的探头连接到示波器,会形成一个额外的干扰电流路径,从而影响测试

结果,很难定位产生ESD/EFT问题的原因。

EFT/ESD干扰电路正常工作

的机理

在进行EFT/ESD等抗扰度测

试时,需要把相应的突发干

扰施加到EUT的电源线,信号

线或者机箱等位置。干扰电

图1用示波器测量EFT/ESD

流会通过电缆或者机箱,流

1/7

资料内容仅供您学习参考,如有不当之处,请联系改正或者删除

入EUT的内部电路,可能会引起EUT技术指标的下降,例如干扰音频或视频信号,

或者引起通信误码等;也可能引起系统复位,停止工作,甚至损坏器件等。

电子产品的抗干扰特性,取决于其PCB设计和集成电路的敏感度.电路对EFT/ESD信号敏感的

位置,一般能被精确定位。形成这些”敏感点”的原因,很大程度上取决于GND/VCC的形状以

及集成电路的类型和制造商。

实践发现,产生EFT/ESD问题的最主要的原因是,干扰电流的主要部分会流入低阻抗的电源系

统。干扰电流能通过直接的连接进入GND系统,再由线路连接,从另外一个地方耦合出来;干

扰电流也能通过直接连接进入GND系统,然后通过和金属块(例如机箱)等物体的容性耦合方

式,以电场的方式(场束)耦合出来。

图2中,干扰脉冲电流I通过电缆或者电容渗透到PCB内。由干扰电流产生电场干扰(电场强

度E)或者磁场干扰(磁场强度B)。磁脉冲场B或电脉冲场E是影响PCB最主要的基本元素,一

般来说,敏感点要么仅对磁场敏感,要么仅对电场敏感。

干扰电流I通过电源线注入到设备内部.由于旁路电容C的存在,一部分电流IA离开了被测物,

内部的干扰电流Ii被减少了.图中所示的由干扰电流Ii产生的磁场B会影响它周围几厘米范围内

的电路模块,一般电路模块内只会有很少的信号线会对磁场B敏感。

2/7

资料内容仅供您学习参考,如有不当之处,请联系改正或者删除

需要注意,磁场不仅仅由电源线电缆上干扰电流I以及排状电缆上的电流产生,旁路电容C的电流

路径以及内部GND和VCC上的电流,会扩大干扰范围.

在电源系统(主要是GND)上流动的干扰电流,产生的很强的宽频谱电磁场,能干扰其周围几厘

米范围内的集成电路或者信号线,如果敏感的信号线或者器件,例如复位信号、片选信号、晶体

等,正好放置在干扰电流路径周围,系统就可能由此引起各种不稳定的现象。

一般情况下,一块PCB上只会存在少量的敏感点,而且每个敏感点也会被限制在很少的区域。在

把这些敏感点找出来,并采取适当的手段后,就能提高产品的抗干扰性能。

由此可见,为了定位EUT不能通过EFT/ESD测试的原因,我们就必须首先找出这些突发干扰在

系统内部的电流路径,再找出该路径周围存在哪些敏感的信号线和器件(敏感点),之后可以采

取改善接地系统以改变电流路径,或者移动敏感信号线和器件的位置等方法,从根本上以最低的

成本解决EFT/ESD问题。

E1抗干扰开发系统

由于

文档评论(0)

156****6092 + 关注
实名认证
文档贡献者

博士研究生

1亿VIP精品文档

相关文档