系统集成模块分章阅读krev6 ch12.pdfVIP

  1. 1、本文档共20页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多

12系统集成模块

12.1简介

注意:中该模块的具体实现细节请参考“配置”章节。

系统集成模块(SIM)包括系统控制及配置寄存器。

12.1.1特性

1)系统时钟的配置

(1)为SDHC、IIS、以太网时间戳、USB以及PLL/FLL等提供时钟源选

择;

(2)系统时钟分频值;

(3)IS和USB时钟分频值

2)架构的时钟门控制3)

Flash配置;

4)USB稳压器配置;

5)RAM大小配置;

6)弹性时间的外部时钟和错误源选择;

7)UART0和UART1收/发源的选择/配置;

8)复位引脚滤波。

12.1.2工作模式

(1)运行模式

(2)休眠模式

(3)深度休眠模式

(4)VLLS模式

12.1.3SIM引脚说明

信号说明输入/输出

EZP_CSEzPort模式选择输入

12.1.3.1

引脚输入/输出说明

EzPort模式选择

是-0配置为EZPORT模式

状态意义

非-1配置为正常flash操作

EZP_CS输入

作为一个模式选定时,虽然可以在任何时候其为0或1,

这个信号只有在复位时被识别。

时间

1可以在任何时候发生;输入同步于总线时钟。

0可以在任何时候发生;输入不同于总线时钟。

12.2器映射及寄存器定义

SIM模块包含很多位域用于为不同模块时钟选择时钟源和分频。包括时钟框

图和时钟定义的详细信息参见时钟分配(ClockDistribution)一章。

注意:SIM_SOPT1寄存器同其他SIM寄存器有不同的基址。

SIM器映射

绝对地址寄存器名位宽复位值相关章节

4004_7000系统选项寄存器1SystemOptions32可读/可写0000_000Xh手册

Register1(SIM_SOPT1)12.2.1

4004_8004系统选项寄存器2SystemOptions32可读/可写0000_1000h手册

Register2(SIM_SOPT212.2.2

4004_800C系统选项寄存器4SystemOptions32可读/可写0000_0000h手册

Register4(SIM_SOPT4)

文档评论(0)

kay5620 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

版权声明书
用户编号:8001056127000014

1亿VIP精品文档

相关文档