- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
__________________________________________________
八位七段数码管动态显示电路的设计
一、实验目的
了解数码管的工作原理。
1、
学习七段数码管显示译码器的设计。
2、
3、学习VHDL的CASE语句及多层次设计方法。
二、实验原理
七段数码管是电子开发过程中常用的输出显示设备。在实验系统中使用的是两个四位
一体、共阴极型七段数码管。其单个静态数码管如下图4-4-1所示。
图4-1静态七段数码管
由于七段数码管公共端连接到GND(共阴极型),当数码管的中的那一个段被输入高电
平,则相应的这一段被点亮。反之则不亮。共阳极性的数码管与之相么。四位一体的七段数
码管在单个静态数码管的基础上加入了用于选择哪一位数码管的位选信号端口。八个数码管
的a、b、c、d、e、f、g、h、dp都连在了一起,8个数码管分别由各自的位选信号来控制,
被选通的数码管显示数据,其余关闭。
三、实验内容
本实验要求完成的任务是在时钟信号的作用下,通过输入的键值在数码管上显示相应的
键值。在实验中时,数字时钟选择1024HZ作为扫描时钟,用四个拨动开关做为输入,当四
个拨动开关置为一个二进制数时,在数码管上显示其十六进制的值。
四、实验步骤
1、打开QUARTUSII软件,新建一个工程。
2、建完工程之后,再新建一个VHDLFile,打开VHDL编辑器对话框。
3、按照实验原理和自己的想法,在VHDL编辑窗口编写VHDL程序,用户可参照光盘中
提供的示例程序。
4、编写完VHDL程序后,保存起来。方法同实验一。
__________________________________________________
__________________________________________________
5、对自己编写的VHDL程序进行编译并仿真,对程序的错误进行修改。
6、编译仿真无误后,根据用户自己的要求进行管脚分配。分配完成后,再进行全编译
一次,以使管脚分配生效。
7、根据实验内容用实验导线将上面管脚分配的FPGA管脚与对应的模块连接起来。
如果是调用的本书提供的VHDL代码,则实验连线如下:
CLK:FPGA时钟信号,接数字时钟CLOCK3,并将这组时钟设为1024HZ。
KEY[3..0]:数码管显示输入信号,分别接拨动开关的S4,S3,S2,S1。
LEDAG[6..0]:数码管显示信号,接数码管的G、F、E、D、C、B、A。
SEL[2..0]:数码管的位选信号,接数码管的SEL2、SEL1、SEL0。
8、用下载电缆通过JTAG口将对应的sof文件加载到FPGA中。观察实验结果是否与自
己的编程思想一致。
五、实验现象与结果
以设计的参考示例为例,当设计文件加载到目标器件后,将数字信号源模块的时钟选择
为1464HZ,拨动四位拨动开关,使其为一个数值,则八个数码管均显示拨动开关所表示的
十六进制的值。
__________________________________________________
__________________________________________________
六、源代码
libraryieee;
useieee.std_logic_1164.all;
useieee.std_logic_arith.all;
useieee.std_logic_unsigned.all;
entitysmgis
port(clk:instd_logic;--定义动态扫描时钟信号
k:instd_logic_vector(3downto0);--
您可能关注的文档
最近下载
- 护理事业十五五发展规划(2026-2030).docx VIP
- 规范《GB1631-79-离子交换树脂分类、命名及型号》.pdf VIP
- smt转正工作总结报告.pptx
- Unit+1+Laugh+out+loud+Understanding+ideas+高中英语外研版(2019)选择性必修第一册.pptx VIP
- 《小交通量农村公路工程技术标准》(JTG 2111-2019).pdf VIP
- 物理竞赛全套课件.pdf
- 2025年临床中成药应用精选题库与解析.docx
- 人机交互设计 课件 第3章 交互设备.pptx
- 2025届高三数学高考二轮专题复习:立体几何解答题专练(含解析).docx VIP
- (初中信息技术学业水平考试知识点1.doc VIP
原创力文档


文档评论(0)