正弦信号发生器实验.pptVIP

  1. 1、本文档共7页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多

正弦信号发生器实验(3学时)1可编辑版

1、实验目的:熟悉VHDL语言、熟练使用QuartusII软件熟悉正弦信号采样过程、采样点的选取熟悉CASE语句的使用2可编辑版

微机1台、示波器1台、FPGA实验箱1套。2、实验设备3、实验内容采用FPGA器件来设计产生正弦信号,要求正弦信号频率为1KHz。具体过程如下:1、先将一个正弦波等间隔采样8个点。3可编辑版

2、对采样点进行量化、编码D/A转换芯片的工作电压是+5V——量化成127,采用8位数字来表示,其中第八位表示符号位:“1”表示正,“0”表示负;后面的七位表示电平的大小:B=(+127)D。把正正弦信号抽样成八个采样点:0、π/4、π/2、3π/4、π、5π/4、3π/2、7π/4它们的采样值分别为:0、0.707、1、0.707、0、-0.707、-1、-0.707把它们扩大三倍后是:0、2.121、3、2.121、0、-2.121、-3、-2.121把它们量化后是:0、54、76、54、0、-54、-76、-54编码后是:请同学们写出其8bit二进制编码(注意:“1”表示正,“0”表示负,负数用补码表示(正数取反+1))4可编辑版

3、通过VHDL语言编程实现数字载波的产生使用一个计数器,计数范围为0~7,每个值对应一个正弦波的采样值。建议用CASE语句来写程序。4、将数字采样值送入D/A转换芯片的对应管脚程序编译成功后,管脚分配时注意设置参照下表:DA0DA1DA2DA3DA4DA5DA6DA76867656463626059表1DA管脚分配表5可编辑版

5、顶层电路图D/A数字模拟转换模块采用的是DAC0832芯片,该芯片为双列直插20脚封装,最高转换速率为1MHz。在实验板中,D/A模块输入直接与FPGA相连。6、观察实验结果:用示波器观察OUTPUT的输出波形,看看频率是否达到设计要求。由于采样的点只有8个所以输出的波形呈阶梯状与正弦波相比有一定差距。考虑一下:此分频器的分频倍数应该是多少?才能使得最终得到的正弦波的频率是1KHz系统时钟:32.768MHz6可编辑版

4、实验注意事项1、严禁带电插拔下载线;2、不要用手触摸FPGA器件,避免静电击穿器件;3、不要触碰散热片,小心烫伤。5、实验报告要求:写出实验目的、实验内容、实验程序、顶层电路图、示波器测试波形(频率和峰峰值)。7可编辑版

您可能关注的文档

文档评论(0)

精致文档 + 关注
实名认证
文档贡献者

精致文档

1亿VIP精品文档

相关文档