dsp课后习题答案.pdf

  1. 1、本文档共17页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多

-

第一章

1.简述典型实时数字信号处理系统组成局部。

答:包括:抗混叠滤波器(Anti-aliasingfilter)、模数转换器ADC

〔Analog-to-DigitalConverter〕、数字信号处理、数模转换器DAC〔Digital-to-Analog

Converter〕和抗镜像滤波器(Anti-imagefilter)。

2.简述*86处理器完成实时数字信号处理的优缺点。

答:利用*86处理器完成实时数字信号处理。特点是处理器选择范围宽,主板及外设资

源丰富,有多种操作系统可供选择,开发、调试较为方便;缺点是数字信号处理能力不强,

硬件组成较为复杂,系统体积、重量较大,功耗较高,抗环境影响能力较弱。

3.简述数字信号处理器的主要特点。

答:〔1〕存储器采用哈佛或者改良的哈佛构造;〔2〕内部采用了多级流水;〔3〕具有硬

件乘法累加单元;〔4〕可以实现零开销循环;〔5〕采用了特殊的寻址方式;〔6〕高效的

特殊指令;〔7〕具有丰富的片内外设。

4.给出存储器的两种主要构造,并分析其区别。

答:存储器构造分为两大类:·诺依曼构造和哈佛构造。·诺依曼构造的特点是只有一个

存储器空间、一套地址总线和一套数据总线;指令、数据都存放在这个存储器空间中,统一

分配地址,所以处理器必须分时访问程序和数据空间。哈佛构造程序存储器空间和数据存储

器空间分开,具有多套地址、数据总线,哈佛构造是并行体系构造,程序和数据存于不同的

存储器空间,每个存储器空间独立编址、独立访问。

5.简述选择数字信号处理器所需要考虑的因素。

答:应考虑运算速度、算法格式和数据宽度、存储器类型、功耗和开发工具。

.z.

-

6.给出数字信号处理器的运算速度指标,并给出其具体含义。

答:常见的运算速度指标有如下几种:

(1)指令周期:执行一条指令所需的最短时间,数值等于主频的倒数;指令周期通

常以ns〔纳秒〕为单位。例如,运行在200MHz的TMS320VC5510的指令周

期为5ns。

(2)MIPS:每秒百万条指令数。

(3)MOPS:每秒百万次操作数。

(4)MFLOPS:每秒百万次浮点操作数。

(5)BOPS:每秒十亿次操作数。

(6)MAC时间:一次乘法累加操作花费的时间。大局部DSP芯片可在一个指令周

期内完成MAC操作;

(7)FFT执行时间:完成N点FFT所需的时间。FFT运算是数字信号处理中的典型

算法而且应用很广,因此该指标常用于衡量DSP芯片的运算能力。

第二章

1.TMS320C55*DSP有哪些特征和优点?〔表2-2〕

答:一个32位*16位指令缓冲队列:缓冲变长指令并完成有效的块重复操作;

两个17位*17位的乘法累加器:在一个单周期执行双乘法累加操作;

一个40位算术逻辑单元(ALU):实现高精度算术和逻辑操作;

一个40位桶形移位存放器:能够将一个40位的计算结果最高向左移31位或向右

移32位;

一个16位算术逻辑单元(ALU):对主ALU并行完成简单的算术操作;

.z.

-

4个40位的累加器:保存计算结果,减少对存储单元的访问;

12条独立总线,其中包括3条读数据总线、2条写数据总线、5条数据地址总线、

1条读程序总线、1条程序地址总线:为各种计算单元并行地提供将要处理的指令

和操作数——利用C55*的并

文档评论(0)

195****6963 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档