CPU设计实验报告.docVIP

  1. 1、本文档共8页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多

实验中央解决器的设计与实现

一、实验目的

理解中央解决器的原理图设计方法。

可以设计实现典型MIPS的11条指令。

二、实验规定

1、使用Logisim完毕数据通路、控制器的设计与实现。

2、完毕整个解决器的集成与验证。

3、撰写实验报告,并提交电路源文献。

三、实验环境

VMwareWorkstationsPro+WindowsXP+Logisim-win-2.7.1

操作方法与实验环节

1、数据通路的设计与实现

数据通路重要由NPC、指令存储器、32位寄存器文献、立即数扩展部件、ALU、数据存储器构成。其中指令存储器和数据存储器可直接调用软件库中的ROM和RAM元件直接完毕,其余部件的设计如图所示:

图1.1NPC

图1.232位寄存器

图1.3立即数扩展部件

图1.4ALU

2、控制器的设计与实现

控制器的重要设计思想如图所示

图2.1控制器设计思想

通过列真值表得到控制器的两部分电路,真值表如下:

输入

输出

000000

001101

100011

101011

000100

000010

R-type

ORI

LW

SW

BEQ

JUMP

RegDst

1

0

0

x

x

x

ALUSrc

0

1

1

1

0

x

MemtoReg

0

0

1

x

x

x

RegWrite

1

1

1

0

0

0

MemWrite

0

0

0

1

0

0

Branch

0

0

0

0

1

0

Jump

0

0

0

0

0

1

Extop

x

0

1

1

1

x

ALUop2

1

0

0

0

0

x

ALUop1

x

1

0

0

x

x

ALUop0

x

0

0

0

1

x

ALUop[2:0]

Funct[3:0]

指令

ALUctr[2:0]

111

0000

add

010

111

0010

sub

110

111

0100

and

000

111

0101

or

001

111

1010

slt

111

010

xxxx

ori

001

000

xxxx

Lw/sw

010

011

xxxx

beq

110

表2.1控制器设计真值表

图2.2控制器

3、解决器的集成与验证

集成:将各个部件按规定链接,具体方式如图所示:

图3.1CPU

验证:将指令的16进制表达输入指令存储器,运营后记录寄存器中的数据与标准值进行对照:

图3.2寄存器对照值

图3.3寄存器实际运营值

由上两图对照可得CPU的功能实现成功。

您可能关注的文档

文档评论(0)

180****2140 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档