控制器原理与CPU组织—时序产生器和控制方式课件.pptVIP

控制器原理与CPU组织—时序产生器和控制方式课件.ppt

  1. 1、本文档共18页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多

韩阳ComputerOrganization北京化工大学信息科学与技术学院2005.11.21本科课程教学CSE3260D计算机组成原理

5.4时序产生器和控制方式5.4.1时序控制方式及其变化2

由CPU或其他设备提供1.同步控制①定义:各项操作受统一时序控制。②特点:有明显时序时间划分,时钟周期时间固定,各步操作的衔接、各部件之间的数据传送受严格同步定时控制。③优缺点:时序关系简单,时序划分规整,控制不复杂;控制逻辑易于集中,便于管理。时间安排不合理。④应用场合:用于CPU内部、设备内部、系统总线操作(各挂接部件速度相近,传送时间确定,传送距离较近)。3

2.异步控制①定义:各项操作按不同需要安排时间,不受统一时序控制。②特点:无统一时钟周期划分,各操作间的衔接和各部件之间的信息交换采用异步应答方式。总线例.异步传送操作主设备:●主从申请并掌握总线权的设备。从设备:发/接接/发●响应主设备请求的设备。4

●主设备获得总线控制权主设备询问从设备从设备准备好?主设备发送/接收数据主设备释放总线控制权5

5.4时序产生器和控制方式③优缺点:时间安排紧凑、合理;控制复杂。④应用场合:用于异步总线操作(各挂接部件速度差异大,传送时间不确定,传送距离较远)。6

5.4时序产生器和控制方式3.联合控制同步与异步控制相结合?大部分操作序列安排在固定的机器周期中,对某些难以确定的操作以执行部件的应答信号作为本次操作的结束;?各条指令周期的机器周期(CPU周期/工作周期)数不固定。7

5.4时序产生器和控制方式4.同步方式的变化①不同指令安排不同时钟周期数指令周期长度可变,时钟周期长度不变。可用计数器指示时钟周期数的变化。②总线周期中插入延长周期经总线传送一次数据所用的时间(送地址、读/写)8

总线周期长度可变,时钟周期长度不变。T1T2T3T4送地址读/写数据结束T1T2T3TwT4结束送地址读/写数据9

以固定时钟周期作为时序基础,引入应答思想。总线请求/应答CPU使用CPU使用总线总线CPU使用总线RQ/GTCPU响应,总线权交设备总线权设备请求总线权设备释放10

5.4时序产生器和控制方式判断?CPU对主存的访问既可采用同步控制方式也可采用异步控制方式。?在主机内部既可采用同步控制方式也可采用异步控制方式。?在CPU内部只能使用同步控制方式。?在主机与外设之间进行数据传送只能使用异步方式。11

5.4时序产生器和控制方式5.4.2时序信号产生器用组合逻辑电路实现时序。微程序控制器中使用的时序信号产生器由时钟源、环形脉冲发生器、节拍脉冲和读写时序译码逻辑、启停控制逻辑等部分组成。指令时序信号最基本的体制是电位---脉冲制时序控制方式:指微操作与时序信号之间采取何种关系相互对应。12

5.4时序产生器和控制方式5.4.2时序信号产生器1、计算机采用的多级时序体制(1)采用硬连布线逻辑(门电路+触发器组成)的计算机采用三级时序体制:主状态周期-节拍电位-节拍脉冲?主状态周期反映了某个状态周期的持续时间,通常用触发器的状态持续时间表示。一个主状态周期包含若干个节拍电位。?节拍电位表示一个CPU周期的时间,包含多个节拍脉冲?节拍脉冲指的是节拍电位内的控制脉冲,对应了最基本的定时信号.12

5.4时序产生器和控制方式5.4.2时序信号产生器(2)微程序控制器设计的计算机的多级时序体制是两级体制:节拍电位—节拍脉冲节拍电位对应CPU周期,节拍脉冲对应时钟周期12

5.4时序产生器和控制方式5.4.2时序信号产生器1.时钟源2.环形脉冲发生器3.时序13

5.4时序产生器和控制方式?时钟源:为环形脉冲发生器提供频率稳定且电平匹配的方波时钟脉冲信号;通常由石英晶体振荡器和与非门组成的正反馈振荡电路组成,输出送至环形脉冲发生器。?环形脉冲发生器:产生一组有序的间隔相等或不等的脉冲序列(通过译码电路来产生最后所需的节拍脉冲),由边沿触发结构的D触发器构成的移位寄存器形式。13

5.4时序产生器和控制方式IORQMREQRDDWWEETT11TT22TT33TT44保证节拍的完整性启停控制逻辑产生计算机所需要的节拍脉冲和读RD′WE′写时序MREQ′IORQ′节拍脉冲和读写时序译码逻辑时钟脉冲源环形脉冲发生器产生一组有序的脉冲序列,以便通过译码产生最后需要的节拍脉冲为环行脉冲发生器提供频率稳定的方波时钟脉冲时序产生器框图13

1)环形脉冲发生器与译码逻辑?CPU发总清零信号,Q4=1,门3开,当??开始出现时其余Ci=0?C4的可能跳变点在?的↓?的?C1的可能跳变点在???C2的可能跳变点在??C3的可能跳变点在??

您可能关注的文档

文档评论(0)

136****1909 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档