- 1、本文档共21页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
业设计
-CAL-FENGHAI-(202
ENDIF;
TMPA:=GWYUZHI;TMPB:二SWYUZHI;BELL=0;STAY:=O;
ELSIFEN=1ANDSTAY=O,THEN
IFFLAG=1THEN
TMPA:=“OOOO”;TMPB:=OOOO”;
ENDIF;
IFTMPA=,,OOOOHTHEN
TMPA:=1001;
IFTMPB^OOOOTHEN
STAY:=1,;FINISH:=1,;N=N+1;
IFSWYUZHI=OOOOHTHEN
TMPB:=1OO1,,;BELL=,1,;
ELSETMPB:=SWYUZHI;
TMPA:=GWYUZHI;BELL=,1,;
ENDIF;
ELSETMPB:=TMPB-“0001”;BELL=0;
ENDIF;
ELSETMPA:=TMPA-,,0001;BELL=O;
ENDIF;
ELSIFSTAY=1ANDFINISH=1,THEN
N=N+1;
IFN=4THEN
BELL=O,;N=O;FINISH:=,O,;
ENDIF;
ELSIFEN=OTHEN
STAY=。;
ENDIF;
ENDIF;
QA=TMPA;QB=TMPB;
ITCCSn?iPaw kww*
CLR低电平有效,当CLR为高电平时,电路不工作。当CLR为低电平时开始计时。如没人抢答,时间到后发出提示音。如有人抢答,答题时间到后,发出提示音。输入:QA个位,QB十位,输出:TA个位,TB十位。
如仿真图所示,当计时复位信号CLR=1时,模块输出信号QA=OOOO,QB=OOOO。当预置数控制信号LDN=1可通过TA来调整QA,TA来一次高电平,则QA的数值就加1;用TB来调整QB,通过这两个调整信号可调整参赛者答题所需要的时间。在CLR=O,LDN=O,EN=1时,通过时钟信号CLK的上升沿来进行到计时。通过分析,仿真完全符合预期所要达到的结果。
报警模块的设计与实现
报警器的设订?主要是来提醒观众倒计时的开始和结束,哪位选手进行了抢答,在这几种情况下蜂鸣器会发出2-3秒的鸣叫,便于更好的判别比赛的情况。此模块和抢答鉴别模块、计时模块、蜂鸣器相连,用以实现其功能。
该系统输入信号有系统时钟信号CLK,组别输入信号CHOS,输出信号SPEAK,用以连接蜂鸣器来进行报警。
如仿真图所示,当CHOS=0001即A组抢答时,蜂鸣器SPEAK=1进行2-3秒的鸣叫,通过分析,仿真完全符合预期所要达到的结果。VHDL部分源程序如T:
IFCHOS=0000THEN
N=0;SAVE=0;
ELSIFCLKEVENTANDCLK=1THEN
IFN5THEN
CASECHOSIS
WHEN1000=SAVE=1;N=N+1;
WHEN0100=SAVE=1;N=N+1;
WHEN0010=SAVE=1;N=N+1;
WHEN0001H=SAVE=1;N=N+1;
WHENOTHERS=NULL;
ENDCASE;
ELSE
SAVE=,0,;
ENDIF;
ENDIF;
SPEAK=SAVE;
图4-3报警模块仿真图BELL
译码显示模块的设计与实现
译码器的设计主要任务是显示组别和时间的工作状态,其主要原理是四位二进制BCD编码转换成七段二进制数字输出在数码管上,使观众能够更直观的看到比赛进程。
译码器的设计主要任务是将组别和时间的工作状态,翻译成3个信号数码管的工作状态。译码器的输入是由16进制数显示的。
如仿真图所示,AIN4为数字09时,DOUT7输出对应于译码对照表,AIN4为数字10-15时,DOUT7输出通过分析,仿真完全符合预期所要达到的结果。VHDL部分源程序如下:
CASEAIN4IS
TOC\o1-5\h\zWHEN,,0000,,=DOUT7=H1000000H; -0
WHEN“OOOlgDOinWllllOOl; -1
WHEN0010,=DOUT7=,,0100100; -2
WHEN,,0011,,=DOUT7=,,1111001H; -3
WHEN,,0100=DOUT7=,,0110000; -4
WHEN,,0101,,=DOUT7=,,0011001; -5
WHEN,,0110,,=DOUT7=,,0000010; -6
WHEN“OlllfDOirnbllllOOO; -7
WHEN,,1000=DOUT7=,,0000000,; -8
WHEN“1001”=DOUT7=0010000”;
WHENOTHERS=〉D0UT7〈二”1111111”;
NMmvTfvI
文档评论(0)