- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
微处理器、ADC接口与总线
天津大学黄翔
东
电子信息系统典型结构
ADC接口
1输出编码
(a)自然二进制数编码
(b)补码:微机中用补码表示带符号数
(c)BCD编码(BinaryCodedDecimal)
用二进制编码表示十进制数称为BCD码。
微处理器与ADC的并行接口
1.并行接口
为便于与多处理器进行通信,ADC通常可配置多类接口
采样速率:300kHz
两种工作模式
(1)低速存储模式
(2)ROM模式
具体采用哪种接口模式,根据实际需
要,由RD#(15脚)上的信号脉冲宽度
决定。
(1)低速存储模式
n当CS#有效后,RD#一直保持低电平直到转换结束。在本次AD转换期间,
数据三态驱动器的三态门一直处于打开状态。但是在BUSY#(11脚)上电平
变高之前,数据线上的数据是上一次转换的结果。当本次AD转换结束后,
BUSY#信号变为高电平,此时数据线上的数据才是本次转换的结果。读取
结果后,把RD#信号置为高电平,结束一次AD转换。
可插入等待状态
≤50ns数据保持≤100ns
数据访问
时间≤180ns
两次数据转换的延时时间
(2)只读模式
n处理器执行读周期操作,将S/H电路设置为保持模式并同时启
动ADC,在读周期中,处理器读入前一次转换结果。BUSY#
则与处理器的中断连接。
2.串行接口
ADC与微处理器间的串口通信
优点:(1)数据传输与处理器内部时序无关,不会对
处理器内部状态产生影响。
(2)连线简单
缺点:数据传输较慢
常用串口总线:SPI(SerialPeripheral
2
Interface)总线、IC(InterICBUS)总线、单
总线(1-WIREBUS)等。
SPI总线
nSPI(SerialPeripheralInterface)总线是由
MOTOROLA公司制订三线制同步外围接口标准。
n它是通过串行数据线(MISO、MOSI)和串行
时钟线(SCLK)来实现芯片间的数据传送。
n当两个器件通信时,一个作主机,另一个为从
机,主机产生串行时钟,数据可同时接收和发
送,可实现全双工通信。
SPI数据线定义
nSPI定义的三线为:
(1)串行时钟SCLK,总由主机产生;
(2)MISO线:数据由从机发送到主机;
(3)MOSI线:数据由主机发送到从机
n每个从机(ADC)都需独立的片选信号
MAX1242的SPI总线操作
MAX1242的SPI总线数据传输
下降沿开始转换
两个辅助数据位
转换完成则变高
2
IC串行总线概述
2
IC总线是PHLIPS公司推出的一种串行总线,是具备多
主机系统所需的包括总线裁决和高低速器件同步功能的高
性能串行总线。
2
IC总线只有两根双向信号线。一根是数据线SDA,另
一根是时钟线SCL。
2
IC总线通过上拉电阻接正电源。当总线空闲时,两根线均
为高电平。连到总线上的任一器件输出的低电平,都将使总线
的信号变低,即各器件的SDA及SCL都是线“与”关系。
2
每个接到IC总线上的器件都有唯一的地址。主
机与其它器件间的数据传送可以是由主机发送数
据到其它器件,这时主机即为发送器。由总线上
接收数据的器件则为接收。
在多主机系统中,可能同
文档评论(0)