第五章 微机的存储器.pdfVIP

  1. 1、本文档共27页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多

第五章微机的存储器

存储器是计算机中存储信息的部件。计算机的工作原

理是把要处理的程序和原始数据提前存储在指定的存储

器中,在工作时,由计算机自动而连续地从存储器取

出程序中的指令并执行。

5.1存储器的分类与组成

在微机系统中,存储器有三个层次组成,即辅助存

储器(外存)、主存储器(内存)和高速缓冲器(高缓

)。高缓相比较速度最快、同样容量最小。高缓的引入

较好的解决了存储器与CPU在速度上的协调性。存储器

中除采用磁、光原理的辅辅助存储器外,其它存储器主

要都是采用半导体存储器。

本章重点介绍采用半导体存储器及其使用的方法

n存储器按它与CPU的连接方式不同,可分为内

存储器和外存储器。

n通过CPU的外部总线直接与CPU相连的存储

器称为内存储器(简称内存或主存)。

nCPU要通过I/O接口电路才能访问的存储器

称为外存储器(简称外存或二级存储器)。

n按存储器信息的器件和媒体来分,有半导体

存储器、磁表面存储器、磁泡存储器和磁芯存

储器以及光盘存储器等。

一、半导体存储器的分类

按使用的功能可分为两大类:随机存取存储器RAM

(RandomAccessmemory)和只读存储器ROM(ReadOnly

Memory)。如图5.2

二、半导体存储器的组成

半导体存储器的组成框图如图5.3所示。它一般由存储体、

地址选择电路、输入输出电路和控制电路组成。

(一)存储体

存储体是存储1或0信息的电路实体,它由许多存

储单元组成,每个存储单元赋予一个编号,称为地址

单元号。而每个存储单元由若干相同的位组成,每个

位需要一个存储元件。

存储器的地址用一组二进制数表示,其地址线的位数n

与存储单元的数量N之间的关系为:2n=N

地址线数与存储单元数的关系列于下表中:

n(二)地址选择电路

n地址选择电路包括地址码缓冲器,地址译码器等。

n地址译码器用来对地址码译码。

n地址译码方式有两种:

n1.单译码方式(或称字结构)

n它的全部地址只用一个电路译码,译码输出的字

选择线直接选中对应地址码的存储单元。

n2.双译码方式(或称重合译码)

n双译码方式如图5.4所示。

n它将地址码分为X和Y两部分,用两个译码电路分

别译码。

nX向译码又称行译码,其输出线称行选择线,它

选中存储矩阵中一行的所有存储单元。

nY向译码又称列译码,其输出线称列选择线,它

选中一列的所有单元。

n只有X向和Y向的选择线同时选中的那一位存储单

元,才能进行读或写操作。

(三)读/写电路与控制电路

n读/写电路包括读/写放大器、数据缓冲器

(三态双向缓冲器)等。它是数据信息输入和

输出的通道。

n外界对存储器的控制信号有读信号(RD

)、写信号(WR)和片选信号(CS)等,

通过控制电路以控制存储器的读或写操作以及

片选。只有片选信号处于有效状态,存储器才

能与外界交换信息。

5.2随机存取存储器(RAM)

一、静态随机存取存储器

静态RAM芯片举例

静态RAM芯片有2114、2142、6116、

6264等。

例如:常用的Intel6116是CMOS静态RAM

芯片,属双列直插式、24引脚封装。它的存储

容量为2K×8位,其引脚及内部结构框图如图

5.7所示:

二、动态随机存储器

动态RAM芯片举例

Intel2116单管动态RAM芯片的引脚和逻

辑符号如图5.10所示。

nIntel2116芯片的存储容量为16K×1位,

需要14条地址输入线,但2116只有16条引脚。

由于受封装引线的限制,只用了A0到A67条地

址输入线,数据线只有1条(1位),而且数据输

入(DIN)和输出(DOUT)端是分开的,他们有各

自的锁存期。写允许信号WE为低电平时表示

允许写入,为高电平时可以读出。

n综上所述,动态基本

文档评论(0)

198****9717 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档