(整理)计算机组成的实验..pdf

  1. 1、本文档共86页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多

精品文档

、``

OP]、

]][、实验一运算器──算术逻辑

运算器实验

一实验目的

(1)掌握算术逻辑运算单元(ALU)的

工作原理;

(2)熟悉简单运算器的数据传送通

路;

(3)验证4位运算功能发生器功能

(74181)的组合功能。

二实验设备

TDN-CM++计算机组成原理教学实

验系统一台,排线若干。

三实验原理

精品文档

精品文档

图1运算

器数据通路

实验中所用到的运算器数据通路如图1

所示。其中运算器由两片74181以并/串形式

构成8位字长的ALU。运算器的输出经过一

个三态门(74245)和数据总线相连,运算器的

两个数据输入端分别由两个锁存器(74373)

精品文档

精品文档

锁存,锁存器的输入连接至数据总线,数据

开关INPUTDEVICE用来给出参与运算的

数据,并经过一个三态门(74245)和数据总线

相连,数据显示灯“BUSUNIT”已和数据

总线相连,用来显示数据总线内容。

图中已将用户需要连接的控制信号用

圆圈标明(其他实验相同,不再说明),其中

除T为脉冲信号,其它均为电平信号。由于

4

实验电路中的时序信号均已连至W/RUNIT

的相应时序信号引出端,因此,在进行实验

时,只需将W/RUNIT的T4接至STATE

UNIT的微动开关KK2的输出端,按动微动

开关,即可获得实验所需的单脉冲,而S,

3

S,S,S,C,LDDR,LDDR,ALU-B,

210n12

SW-B各电平控制信号用SWITCHUNIT中

的二进制数据开关来模拟,其中C,ALU-B,

n

SW-B为低电平控制有效,LDDR,LDDR

12

为高电平有效。

四实验步骤

(1)按图2连接实验线路,仔细查线无误

后,接通电源。

(2)用二进制数码开关向DR和DR寄存

12

精品文档

精品文档

器置数。具体操作步骤如::

数据开关寄存器DR数据开关寄存器DR

三态门11

ALU-B=1

LDDR=1

SW-B=01

LDDR=0

文档评论(0)

186****2228 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档