- 1、本文档共20页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
基于verilogHDL语言的数字电子钟设计
摘要:本课程设计完成了数字电子钟的设计,数字电子钟是一种用数字显示秒、分、时
的计时装置,由于十足集成电路技术的发展,使数字钟走时准确、多功能化且性能稳定等优
点。在本次设计中,系统开发平台为MAX+plusⅡ,硬件描述语言是VerilogHDL。依据
VerilogHDL语言设计由计时,闹铃,秒表,报时等7大模块组成的多功能数字电子钟。根
据输入,观察输出及仿真。设计方案和设计平台完成了程序编写和程序调试,通过运行程序
及时序波形的仿真有效验证了设计的正确性,初步实现了设计目标。
关键词多功能数字电子钟;VerilogHDL;MAX+plusⅡ;专用集成电路;
BasedonVerilogHDLlanguage
digitalelectricclockdesign
Thestudentsname:H
Theguideteacher:X
Abstract:Thecourseisdesignedtofinishedthedesignofdigitalelectricclock,
digitalelectricclockisakindofdigitaldisplaysecond,points,whenthetimer,
becausedye-in-the-woodintegratedcircuittechnologydevelopment,andmakea
digitalclockkeepsgoodtime,morefunctionalandstableperformance,etc.Inthis
design,systemdevelopingplatformforMAX+plusⅡ,hardwaredescription
languageisVerilogHDL.Accordingtothedesignschemeanddesignplatform
completedprogrammingandprogramtest,throughtoruntheprogramintime
sequencewaveformsimulationverifiedeffectivelythecorrectnessofdesign,andthen
realizedthedesigngoal.
Keywords:application-specificintegratedcircuit,VerilogHDL,Multi-function
digitalelectricclock;MAX+plusⅡ
目录
1引言
1.1课题设计的背景、目的
1.2课题设计环境
2VerilogHDL简介
3多功能电子钟的7大模块设计及仿真芯片生成
3.1计时模块
3.2闹铃设置模块
3.3校时模块
3.4秒表功能模块
3.5整点报时模块
3.6闹铃屏蔽及响铃功能模块
3.7秒表提示功能模块
47大模块组合的多功能电子钟的设计及仿真
4.1功能描述
4.2源程序(基于VerilogHDL语言)
4.3模块仿真
5结束语
参考文献
1引言
数字电子钟的时间周期为24小时,具有显示时,分,秒的功能,并设置有闹钟,日历,
[1]
时间调节等功能。本课程设计设想采用专用集成电路(ASIC,ApplicationSpecificIntegrated
文档评论(0)