- 1、本文档共5页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
浙大数字电路实验报告--第1页
专业:电子信息工程
实验报告姓名:吴峰
学号:3051131053
日期:2007.1.4
地点:东一B415
课程名称:_________数字电路实验____________指导老师:___屈民军___成绩:__________________
实验名称:实验类型:_同组学生姓名:
实验三用HDL语言设计组合逻辑电路实验十一用HDL语言设计时序电路
_
一、实验目的和要求(必填)
1、掌握用AHDL、VHDL、或VerilogHDL硬件描述语言来设计组合逻辑电路。掌握译码器和编码器的
功能和设计。
2、初步了解实验板中的LED数码显示器。
3、掌握用MAX+PlusII对逻辑电路进行逻辑功能、延时等各种仿真的方法。
4、掌握用AHDL、VHDL、或VerilogHDL硬件描述语言来设计时序逻辑电路的方法和计数器、分频器、
移位寄存器、序列信号发生器电路等常用时序电路的HDL语言描述方法。
5、掌握用MAX+PlusII软件对AHDL、VHDL或VerilogHDL硬件描述语言进行快速编译和逻辑综合、
逻辑功能仿真、延时分析等各种实验过程。
二、实验内容和原理(必填)
1、用AHDL、VHDL或VerilogHDL硬件描述语言设计一个驱动七段LED共阳数码管的十六进制译码
器,有一个使能信号EN,EN为高电平时正常工作,EN为低电平时数码管不显示。
2、用AHDL、VHDL或VerilogHDL硬件描述语言来设计多模加/减计数器,具有异步清零、计数使能
功能。另外,功能输入控制信号S1,S0与模关系如下表所示:
SS模功能
10
001010进制加法计数器
011010进制减法计数器
101212进制加法计数器
111212进制减法计数器
三、主要仪器设备(必填)
计算机、功能模块。
四、操作方法和实验步骤
1、(1)采用状态机设计程序如下:
moduleencoder(a,b,c,d,e,f,g,NB1,NB2,NB3,NB4,NB5,NB6,NB7,NB8,EN,D3,D2,D1,D0);
outputa,b,c,d,e,f,g;
outputNB1,NB2,NB3,NB4,NB5,NB6,NB7,NB8;
inputEN,D3,D2,D1,D0;
rega,b,c,d,e,f,g;
assignNB1=!EN;
assignNB2=1;
您可能关注的文档
- 实验 十字路口交通灯控制的模拟.pdf
- 视觉传达设计专业人才培养方案.pdf
- 人参果营养价值(2).pdf
- 小学五年级数学上册计算题.pdf
- 幼儿园一日活动的反思共有五篇.pdf
- 工程建设自我剖析-概述说明以及解释.pdf
- 关于耐心劝导学生的名言-概述说明以及解释.pdf
- 新能源技术的应用与发展前景.pdf
- 教师指导记录.pdf
- 关于对政府采购工作开展情况的调研报告范文.pdf
- 第18讲 第17课 西晋的短暂统一和北方各族的内迁.docx
- 第15讲 第14课 沟通中外文明的“丝绸之路”.docx
- 第13课时 中东 欧洲西部.doc
- 第17讲 第16 课三国鼎立.docx
- 第17讲 第16课 三国鼎立 带解析.docx
- 2024_2025年新教材高中历史课时检测9近代西方的法律与教化含解析新人教版选择性必修1.doc
- 2024_2025学年高二数学下学期期末备考试卷文含解析.docx
- 山西版2024高考政治一轮复习第二单元生产劳动与经营第5课时企业与劳动者教案.docx
- 第16讲 第15课 两汉的科技和文化 带解析.docx
- 第13课 宋元时期的科技与中外交通.docx
文档评论(0)