第2章-C54x的硬件结构.ppt

  1. 1、本文档共106页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多

2003.2.16DSP原理及应用TMS320C54x的组成TMS320C54x的硬件结构图①中央处理器CPU采用了流水线指令执行结构和相应的并行处理结构,可在一个周期内对数据进行高速的算术运算和逻辑运算。③特殊功能寄存器共有26个特殊功能寄存器,位于具有特殊功能的RAM区。主要用来对片内各功能模块进行管理、控制、监视。⑤程序存储器ROM可由ROM和RAM配置而成,即程序空间可以定义在ROM上,也可以定义在RAM中。当需要高速运行的程序时,可将片外ROM中的程序调入到片内RAM中,以提高程序的运行速度,降低对外部ROM的速度要求,增强系统的整体抗干扰性能。⑥I/O口⑦串行口⑧主机接口HPI⑨定时器⑩中断系统TMS320C54x芯片采用CMOS制造工艺,整个系列的型号基本上都采用塑料或陶瓷四方扁平封装形式(TQFP)。不同的器件型号其引脚的个数有所不同。下面以TMS320VC5402芯片为例,介绍’C54x引脚的名称及功能。’C5402共有144个引脚,引脚分布如图。TMS320C5402引脚:1.电源引脚2.时钟引脚3.控制引脚3条数据总线分别与不同功能的内部单元相连接。如:CPU、程序地址产生逻辑PAGEN、数据地址产生逻辑DAGEN、片内外设和数据存储器等。CB和DB用来传送从数据存储器读出的数据;EB用来传送写入存储器的数据。’C54x读/写操作占用总线情况CPU包括下列基本部件:①40位算术逻辑运算单元ALU;②2个40位的累加器A和B;③支持-16~31位移位范围的桶形移位寄存器;④能完成乘法-加法运算的乘法累加器MAC;⑤16位暂存寄存器T;⑥16位转移寄存器TRN;⑦比较、选择、存储单元CSSU;⑧指数译码器;⑨CPU状态和控制寄存器。2.4.1算术逻辑运算单元ALUALU的功能框图1.ALU的输入和输出2.溢出处理3.进位位C4.双16位算术运算2.4.2累加器A和B2.4.2累加器A和B2.4.2累加器A和B2.4.3桶形移位寄存器2.桶形移位寄存器的输入4.桶形移位寄存器的功能5.桶形移位寄存器的操作(2)控制操作数的移位2.4.4乘法-累加单元MAC’C54x的比较、选择和存储单元(CSSU)是一个特殊用途的硬件电路,专门用来完成Viterbi算法中的加法/比较/选择(ACS)操作。’C54x的比较、选择和存储单元(CSSU)是一个特殊用途的硬件电路,专门用来完成Viterbi算法中的加法/比较/选择(ACS)操作。例如,CMPS指令可以对累加器的高阶位和低阶位进行比较,并选择较大的数存放在指令所指定的存储单元中。指令格式:CMPSA,*AR1功能:对累加器A的高16位字(AH)和低16位字(AL)进行比较,若AHAL,则AH→*AR1,TRN左移1位,0→TRN(0),0→TC;若AHAL,则AL→*AR1,TRN左移1位,1→TRN(0),1→TC。指数编码器是一个用于支持指数运算指令的专用硬件,可以在单周期内执行EXP指令,求累加器中数的指数值。’C54x提供三个16位寄存器来作为CPU状态和控制寄存器,它们分别为:由于这些寄存器都是存储器映像寄存器,因此可以很方便地对它们进行如下数据操作:1.状态寄存器0(ST0)2.状态寄存器1(ST1)3.工作方式状态寄存器PMST’C54x片内存储器资源配置’C54x所有内部和外部程序存储器及内部和外部数据存储器分别统一编址。内部RAM总是映射到数据存储空间,但也可映射到程序存储空间。ROM可以灵活地映射到程序存储空间,同时也可以部分地映射到数据存储空间。存储空间的任何一种存储器都可以驻留在片内或片外。TMS320VC5402存储器配置结构

文档评论(0)

金华 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档