第2章-C54x的硬件结构(修订版-邹彦).ppt

第2章-C54x的硬件结构(修订版-邹彦).ppt

  1. 1、本文档共143页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多

*********************************************************************************************************************************************************************************************DSP原理及应用*第2章TMS320C54x的硬件结构2.7’C54x的系统控制2.7.5省电和保持方式’C54x有多种省电方式,可以使CPU暂停工作,处于休眠状态,以减小功耗,但保持CPU中的内容。当省电方式结束后,CPU可以继续正常工作。’C54x有4种省电方式,分别为闲置方式1、闲置方式2、闲置方式3和保持方式。省电方式的实现:①执行IDLE1、IDLE2和IDLE3三条指令;②使外部信号HOLD=0,状态位HM=1。*DSP原理及应用*第2章TMS320C54x的硬件结构4种省电工作方式操作/特性IDLE1IDLE2IDLE3HOLDCPU处于暂停工作状态√√√√CPU时钟停止工作√√√外围电路时钟停止工作√√锁相环(PLL)停止工作√外部地址线处于高阻状态√外部数据线处于高阻状态√外部控制信号线处于高阻状态√因其他原因结束省电工作方式HOLD变为高电平√内部可屏蔽硬件中断√外部可屏蔽硬件中断√√√NMI√√√RS√√√*DSP原理及应用*第2章TMS320C54x的硬件结构2.8’C54x的外部总线’C54x的外部总线具有很强的系统接口能力,可与外部存储器以及I/O设备相连,能对64K字的数据存储空间,64K字的程序存储空间,以及64K的I/O空间进行寻址。外部空间选通信号DS、PS和IS可以独立地对外部空间进行选择。外部READY信号和软件可编程等待状态发生器,可以使CPU与不同速度的存储器和I/O设备连接。接口的保护方式能使外设对外部总线进行控制,使外设可以访问程序、数据和I/O空间的资源。*DSP原理及应用*第2章TMS320C54x的硬件结构2.8.1外部总线接口1.外部总线的组成’C54x的外部总线由数据总线、地址总线以及一组控制信号所组成,可用来寻址’C54x的外部存储器和I/O口。’C54x的外部程序存储器、数据存储器和I/O的地址总线和数据总线是复用的,其操作主要是依靠片选和读写选通信号配合来实现。*DSP原理及应用*第2章TMS320C54x的硬件结构’C54x外设扩展接口信号信号541~6548~105409、1654025420说明A0~Ai15~022~022~019~017~0地址总线D0~D1515~015~015~015~015~0数据总线PS√√√√√程序空间片选DS√√√√√数据空间片选IS√√√√√I/O空间片选MSTRB√√√√√外部存储器选通IOSTRB√√√√√I/O空间选通R/W√√√√√读/写信号READY√√√√√数据准备完成HOLD√√√√√保持请求HOLDA√√√√√保持响应MSC√√√√√微状态完成IAQ√√√√√中断请求IACK√√√√√中断响应*DSP原理及应用*第2章TMS320C54x的硬件结构2.外部总线的优先级别对于外部总线,CPU在每个机器周期内只能对它们寻址一次,否则,将会产生流水冲突。例如,在一个并行指令周期内,CPU寻址外部存储器两次(如一次取指,一次取操作数或写操作数),那么就会发生流水线冲突。对于这种外部总线上的流水线冲突,CPU可根据流水线操作的优先级别自动解决。*DSP原理及

文档评论(0)

金华 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档