eda课程设计—算术逻辑运算单元alu.pdfVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
标题算法逻辑运算单元ALU的介绍摘要本文主要介绍了算法逻辑运算单元ALU的基本概念结构与功能,并详细描述了它的组成方式以及在计算中的应用场景1计算机硬件设备这是ALU的基础设备,主要用于执行运算2数据处理流程ALU负责对数据进行基本的操作和分析,例如加法减法乘法和除法等3控制模块控制ALU执行指令,如输入输出数据处理等4数字显示模块使用数字管显示运算结果和数据处理的结果5图形化展示模块将复杂的数据和信息以图形化的方式展

燕山大学

EDA课程设计报告书

题目:算术运算逻辑单元ALU________

姓名:

班级:

学号:

成绩:

一、设计题目及要求

题目名称:算术运算单元ALU

要求:

1.进行两个四位二进制数的运算;

2.算术运算:AB,A-B,AXB;

3.逻辑运算:AandB,AorB,Anot,AxorB;

4.用数码管显示算术运算结果,以LED指示灯显示逻辑运算结果。

二设计过程及内容包括①总体设计的文字描述,即由

哪几个部分构成的,各个部分的功能及如何实现方法;②主

要模块比较详尽的文字描述,并配以必要的图片加以说明,

但图片数量无需太多)

1.整体设计思路

(1)根据设计要求将题目划分为五个模块。包括两个逻辑运算模块,两个

算术运算模块,和一个控制模块。其中逻辑运算模块为AandB和AorB,

Anot和AxorB;算术模块为A±B,AXB

o

(2)因为需要进行四位二进制数的运算,因此用A4,A3,A2,A1表示四位

二进制数A,用B4,B3,B,B1表示四位二进制数B,用C4,C3,C2,C1表示

四位二进制数C。其中A,B为输入,C为输出。

2.分模块设计

(1)A+B和A-B模块

A+B可以直接通过74283两个四位二进制数加法器实现。A-B可以看作

A+(-B),即A加B的补码来实现。同时再设计一个转换控制端MoM=0

时实现A+B,M=1时实现A-B。最后再设计一个总的控制端KI,Kl=l

时模块正常工作,Kl=0时不工作。做加法时,CO为进位输出,CO输出1

表示有进位,做减法时,CO为借位输出,CO输出1表示有借位。通过74283

五位输出,进入译码器将五位变成八位输出,在通过数岁管显示。实现

A+B,例:0111+0111=1110(7+7=14)则数码管应显示14。实现A-B

例:1100-0110=0110(12-6=6)则数码管显示06。

A+B,A-B总原理图如下:

A+B,A-B分原理图如下:

译码器原理图如下:

扫描电路原理图如下:

Ref|495ns|l司司Time:19.5ns|Interval:[0.0ns]

495ns

Q

Name:„Value:100,0ns2000ns

0

1

1*A40

A31

BA21

A11

B40

K*B31

文档评论(0)

pengyou2017 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档