嵌入式系统设计师历年试题解析 .pdf

嵌入式系统设计师历年试题解析 .pdf

  1. 1、本文档共5页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多

嵌入式系统设计师历年试题解析--第1页

嵌入式系统设计师历年试题解析

本复习题页码标注所用教材为:

嵌入式系统技术张晓林2008年10月第1版高等教育岀版社

如学员使用其他版本教材,请参考相关知识点

“X

、判断题(共10小题,每小题2分,共20分,正确的打“乂”错误的打。

12345678910

1.嵌入式系统调试通常可以分为硬件级调试和在线仿真器调试。

考核知识点:嵌入式系统调试,参见P47

2.在ARM处理器中,快速中断(FIQ)的优先级高于外部中断(IRQ)。考核知识点:ARM处理器,参见P62

3.ROM能够永久或半永久地保存数据,ROM内的数据永远不会丢失。

考核知识点:存储器特点,参见P131

4.内建测试系统(BIST)是SoC片上系统的重要结构之一,JTAG测试接口是IC芯片测试方法的标准。

考核知识点:嵌入式系统测试,参见P43

5.VHDL的基本单元描述不包括库。

考核知识点:SOC主要设计语言,参见P233

6.嵌入式ARM架构的嵌入式处理器同时支持大端、小端(Big/Little-Endian)数据类型。

考核知识点:嵌入式ARM架构的嵌入式处理器,参见P16

7.嵌入式操作系统通常采用整体式内核或层次式内核的结构。

考核知识点:嵌入式操作系统内核,参见P249

8.ARM7TDMI中的T代表增强型乘法器。

考核知识点:ARM处理器,参见71

9.看门狗WatchDog)实际是一个简单的定时器,在固定时间内若正常清零,则自动复位处理器。考核知识点:

嵌入式式系统硬件设计,教材无参考答案

10.ARM-CPU由多家不同制造商生产,芯片外部提供的总线是不一致的。

考核知识点:嵌入式总线技术,参见P183

二、单选题(共20小题,每小题2分,共40分)

12345678910

11121314151617181920

1.嵌入式处理器指令的执行周期包括()

A.启动、运行、退出

B.取指令、指令译码、执行指令、存储

C.启动、运行、挂起、退出

D.取指令、指令译码、执行指令

考核知识点:ARM处理器指令周期,参见P69

嵌入式系统设计师历年试题解析--第1页

嵌入式系统设计师历年试题解析--第2页

2.下列不属于嵌入设计处理器本身带有的基本接口是()

嵌入式系统设计师历年试题解析--第2页

嵌入式系统设计师历年试题解析--第3页

A.串口;B.并口;C.PCIE;D.AD/DA;

考核知识点:电路硬件设计,参见P1413.以下几个步骤是DMA控制过程的主要节点,请选出正确的DMA

控制流程(请求信号HRQ)为()

1.CPU让出总线控制权(响应信号HLDA)

2.DMA控制器向CPU请求总线使用权

3.DMA控制器控制总线,发总线命令、传送数据

4.DMA总线控制器归还总线控制权

5.CPU重新获取总线控制权

A.2,1,3,4;B.1,2,3,4;

C.3,1,4,2;D.3,4,1,2;

文档评论(0)

***** + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档