- 1、本文档共1页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
半导体lvs过程
半导体LVS(LayoutVersusSchematic)过程是一种验证电路
设计的正确性和一致性的过程。在LVS过程中,电路设计团队将使
用工具将电路原理图转换为版图,然后与原始的电路原理图进行比较,
以检查二者之间的一致性。
具体来说,LVS过程包括以下几个步骤:
1.电路原理图到版图的转换:这一步通常使用EDA(Electronic
DesignAutomation)工具来完成,将电路原理图转换为版图。版
图是电路元件和连接关系的物理表示,可以用于后续的物理验证和制
造。
2.版图和电路原理图的比较:在这一步中,LVS工具将版图和电
路原理图进行比较,以检查二者之间的一致性。比较的内容包括连接
关系、元件类型、大小和位置等,以确保版图与电路原理图完全一致。
3.报告和错误检查:如果版图和电路原理图之间存在不一致,
LVS工具会生成报告并指出错误的位置和类型。设计团队需要根据报
告进行修正,并重新进行LVS验证,直到版图与电路原理图完全一
致。
半导体LVS过程是确保电路设计正确性和一致性的重要步骤,
有助于减少制造过程中的错误和返工。
文档评论(0)