- 1、本文档共12页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
专业:
姓名:
实验报告学号:
日期:
地点:
课程名称:数字电子技术实验指导老师:成绩:__________________
实验名称:时序逻辑电路实验类型:设计型实验同组学生姓名:__________
一、实验目的和要求(必填)二、实验内容和原理(必填)
三、主要仪器设备(必填)四、操作方法和实验步骤
五、实验数据记录和处理六、实验结果与分析(必填)
七、讨论、心得
一.实验目的和要求
1.加深理解时序电路的工作原理。
2.掌握同步时序逻辑电路的设计与调试方法。
3.了解集成时序逻辑电路的应用。
4.提高分析实验中出现的问题的能力,学习自启动电路的设计方法。
装
二.主要仪器设备
订
实验选用集成电路芯片:74LS00(与非门)、74LS11(与门)、74LS55(与或非门)、74LS74
线(双D触发器)、74LS107(双J-K触发器)、74LS161(二进制计数器)
GOS-6051型示波器,导线,SDZ-2实验箱
三.实验内容、实验原理(设计过程)、实验电路及实验结果
1.时序逻辑电路的设计方法
分析题意,选定所需状态数和触发器个数;
根据题意,画出状态转换图;
进行状态化简合并等价状态;
状态分配也称状态编码;
列出初态到次态的状态转换以及实现状态转换对个触发器输入端的要求;
求出各触发器激励端和电路输出的逻辑函数表达式;
根据表达式画出完整的电路图
检验电路能否自启动。
1.同步十进制加法计数器
(1)实验内容
用74LS107型J-K触发器和74LS11三输入与非门设计一个8421BCD码的同步十进制加法计数
器并进行实验。
(2)设计过程
十进制加法计数器的需要十个状态来完成,其状态图为:
0000→0001→0010→0011→0100→0101→0110→0111→1000→1001→0000
列状态转换真值表:
初态Qn次态Qn+1Qn→Qn+1进位
CP
QQQQQQQQJKJKJKJKB
3210321033221100
0000000010X0X0X1X0
1000100100X0X1XX10
2001000110X0XX01X
文档评论(0)