数字电子技术复习资料4 .pdfVIP

  1. 1、本文档共11页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多

数字电子技术复习资料4

第一篇:数字电子技术复习资料4

第四章自我检查题

一、填空题

1.组合逻辑电路的特点是输出状态只与。2编码器按功能不同分为

三种:,3.译码器按功能不同分为三种:,4.输入3位二进制代码的二

进制译码器应有个输出端,共输出个最小项。

5.8选1数据选择器在所有输入数据都为1时,其输出标准与或表

达式共有

6.全加器有三个输入端,它们分别为,;输出端有两个,分别为、

7.数值比较器的功能是。

8.在组合逻辑电路中,消除竞争冒险现象的主要方法有:,二、

判断题

1.门电路是最简单的组合逻辑电路。V

2.组合逻辑电路全部由门电路组成。V

3.数据选择器用以将一个输入数据分配到多个指定输入端的电路。

X

4.显示译码器CC14547既可用以驱动半导体数码显示器,也可用

以驱动液晶显示器。X

5.数值比较器是用于对两组二进制数大小或相等的电路。V

6.加法器是用于对两组二进制数进行比较的电路。X

7.优先编码器只对多个输入编码信号中优先权最高的信号进行编

码。V

三、选择题

1.二—十制编码器的输入编码信号应有D

A.2个B.4个C.8个D.10个

2.输入为n位二进制代码的译码器输出端个数为C

A.n个B.2n个C.2D.n个

3.8位串行进位加法器由A

A.8个全加器组成B.8个半加器组成C.4个全加器和4个半加器组

成D.16个全加器组成4.从多个输入数据中选择其中一个输出的电路是

B

A.数据分配器B.数据选择器C.数值比较器D.编码器

5.能对二进制数进行比较的电路是C

A.数据分配器B.数据选择器C.数值比较器D.编码器

6.输出低电平有效的二—十进制译码器输出Y50时,它的输入代

码为A

A.0010B.0011C.1001D.01112n

第二篇:4数字电子技术实验大纲

“数字电子技术”实验教学大纲

课程编码:F0104534

学时数:12

学分数:无

适用专业:计算机科学与技术

先修课程:高等数学、普通物理学、电路基础、模拟电子技术

考核方式:考查

一、实验课程的性质与任务

“数字电子技术”是计算机科学中的一门重要的专业基础课程,

主要任务是,通过本课程的学习,使学生熟悉数字电路的基础理论知

识,理解基本数字逻辑电路的工作原理,掌握数字逻辑电路的基本分

析和设计方法,具有应用数字逻辑电路,初步解决数字逻辑问题的能

力,为学习本专业后继课程以及从事数字电子技术领域的工作打下扎

实的基础,通过实验,培养学生的动手能力,加强学生在基础训练、

综合应用能力、创新能力、计算机辅助分析与设计能力方面的培养,

使他们适应现代电子技术飞速发展的需要。

二、实验项目

实验一门电路(2学时)

1.实验的目的和要求

熟悉门电路的逻辑功能。

2.实验内容或原理

TTL集成与非门是数字电路中广泛使用的一种基本逻辑门。使用

时,必须对它的逻辑功能、主要参数和特性曲线进行测试,以确定其

性能的好坏。与非门逻辑功能测试的基本方法是按真值表逐项进行。

但有时按真值表测试显得有些多余。根椐与非门的逻辑功能可知,当输

入端全为高电平时,输出是低电平;当有一个或几个输入端为低电平

时,输出为高电平。

可以化简逻辑函数或进行逻辑变换。

实验二编码器与译码器(2学时)

1.实验的目的和要求

(1)验证编码器与译码器的逻辑功能;

(2)熟悉集成编码器与译码器的测试方法及使用方法。熟悉门电路

的逻辑功能。

2.实验内容或原理

编码器的功能是将一组信号按照一定的规律变换成一组二进制代

码。74148为8线--3线优先编码器,有8个编码输入端I0、Il、„I7

和3个编码输出端A2A1A0。输出为842l码的反码,输入低电平有效。

在逻辑关系上,I7为最高位,且优先级最高。

译码器的功能是将具有

您可能关注的文档

文档评论(0)

175****6175 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档