- 1、本文档共12页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
北华航天工业学院
《EDA技术综合设计》
课程设计报告
报告题目:数字秒表
作者所在系部:电子工程系
作者所在专业:电子信息工程
作者所在班级:B10211
作者姓名:
指导教师姓名:
完成时间:2012.12.13
内容摘要
近几年EDA技术发展十分迅速,在未来的三至五年EDA技术会像单片机一样成为社会的主流。应
用VHDL语言设计数字系统,很多设计工作可以在计算机上完成,从而缩短了数字系统的开发时间。我
们尝试利用VHDL为开发工具设计数字秒表。
秒表的逻辑结构较简单,它主要由十进制分频器、计数器、六进制计数器、数据选择器、和显示
译码器等组成。在整个秒表中最关键的是如何获得一个精确的100HZ计时脉冲,除此之外,整个秒表
还需有一个启动信号和一个清零信号,以便秒表能随意停止及启动。
秒表有共有6个输出显示,分别为百分之一秒、十分之一秒、秒、十秒、分、十分,所以共有6个计
数器与之相对应,6个计数器的输出全都为BCD码输出,这样便与同显示译码器连接。
关键词:VHDL,数字秒表,QuartusII,时序仿真图。
目录
一、实验目的…………1
二、硬件要求…………1
三、方案论证……………………1
四、模块说明…………1
分频器………………1
六进制计数器………………………2
十进制计数器………………………3
控制选择器…………4
译码器………………5
蜂鸣器模块…………6
五、整体连接图………………………7
六、实验步骤…………8
七、实验结果…………8
八、实验总结………………………8
九、参考文献…………8
三课程设计任务书
课题名称秒表接口设计完成时间2012.12
.13
指导教师职称副教授学生姓名班级B10211
总体设计要求和技术要点
总体设计要求:通过本课程的学习使学生掌握可编程器件、EDA开发系统软件、
硬件描述语言和电子线路设计与技能训练等各方面知识;提高工程实践能力;学会应
用EDA技术解决一些简单的电子设计问题。
技术要点:
1.秒表有共有6个输出显示,分别为百分之一秒、十分之一秒、秒、十秒、分、十分,所以
共有6个计数器与之相对应,6个计数器的输出全
文档评论(0)