数电第4版 课件 19加法器.ppt

  1. 1、本文档共21页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多

2020浙江省线下一流课程——数字电路与数字逻辑2020浙江省线下一流课程——数字电路与数字逻辑2020浙江省线下一流课程——数字电路与数字逻辑2020浙江省线下一流课程——数字电路与数字逻辑2020浙江省线下一流课程——数字电路与数字逻辑2020浙江省线下一流课程——数字电路与数字逻辑3.5加法器加法器是计算机中的核心部件直接设计多位加法器太复杂,通常由1位加法器→N位加法器3.5.11位加法器(1)半加器真值表(2)输出函数(3)逻辑图(4)逻辑符号输入输出被加数A加数B和S进位CO00000110101011011.一位半加器实现两个一位二进制数相加,不考虑低位的进位.思考:一位半加器能构成N位的加法器吗?结论:半加器没有考虑来自低位的进位,无法构成N位的加法器。3.5.11位加法器2.一位全加器(1)作逻辑规定A、B为加数和被加数,CI为低位进位,S、CO为和及向高位进位。(2)真值表ABCISCO00000101001110010111011100101001100101113.5.11位加法器(2)逻辑表达式CO=AB+BCI+ACI3.5.11位加法器(3)全加器逻辑电路图和逻辑符号3.5.11位加法器3.N位加法器低位全加器进位输出高位全加器进位输入3.5.2N位加法器◆功能:实现N位二进制数相加◆按实现方法分类:串行进位加法器、超前进位加法器(1)串行进位加法器3.5.2N位加法器思考:2位串行进位加法器如图所示。全加器输入到S和CO的延迟分别为3tpd和2tpd。假设初始值A1A0=01和B1B0=11,如果A1A0变为00,加法器的最大延迟为tpd。5tpd(2)超前进位加法器进位位直接由加数、被加数和最低位进位位CI0形成。3.5.2N位加法器(2)超前进位加法器定义进位生成函数Gi=AiBi和进位传递函数Pi=Ai+Bi。3.5.2N位加法器(2)超前进位加法器3.5.2N位加法器3.5.2N位加法器moduleADD4B(A,B,CIN,S,COUT);input[3:0]A;input[3:0]B;inputCIN;output[3:0]S;outputCOUT;wire[4:0]CRLT;assignCRLT={1b0,A}+{1b0,B}+{4b0000,CIN};assignS=CRLT[3:0];assignCOUT=CRLT[4];endmodule4位加法器的Verilog代码★74LS283逻辑符号加数被加数和低位进位进位3.5.2N位加法器5.加法器的应用例3.5-1:试用四位加法器实现8421BCD码至余3BCD码的转换。N位加法运算、代码转换、减法器、十进制加法;解:余3码比8421码多3,因此:3.5.2N位加法器3.5.3有符号加法器1.有符号数的原码表示无符号数设二进制数x=+xn-2xn-3…x1x0,则[x]原=0xn-2xn-3…x1x0。设二进制数x=-xn-2xn-3…x1x0,则[x]原=1xn-2xn-3…x1x0。有符号数在二进制的原码表示中,有正零和负零之分,即[+0]原=000…00,[-0]原=100…00。原码的运算需要能够实现比较和相减的逻辑电路,使得电路构造复杂。例:[-15]原+[+30]原=?计算错误为了简化硬件电路,在数字电路或者计算机中,有符号数通常采用补码来表示。3.5.3有符号加法器一个二进制数,如果以2n为模,它的补码叫做2补码,简称补码。按照补码定义,得到二进制数补码的表示:当x为正数,即x=+xn-2xn-3…

文档评论(0)

xiaobao + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档