- 1、本文档共35页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
********11000001方法二:通过串行进位的方法构成256进制计数器,再用“异步清零”法构成100进制计数器。4.4.4N进制计数器方法三:当M可分解成N1和N2时,可将两个计数器分别接成N1进制计数器和N2进制计数器,然后再将两个计数器级联起来。因此,100进制计数器可由两个10进制计数器级联而成。4.4.4N进制计数器思考:图示100进制计数器能否正常工作?4.4.4N进制计数器4.4.5移位寄存器型计数器1.环形计数器n位移位寄存器组成的环形计数器只用了n个状态4.4.5移位寄存器型计数器2.扭环形计数器Johnson计数器有2n-2n个无效状态***************************2020浙江省线下一流课程——数字电路与数字逻辑按计数脉冲引入方式,分为异步和同步计数器按进位制,分为二进制、十进制和N进制计数器按逻辑功能,分为加法、减法和可逆计数器1.计数器的分类4.4计数器例:时序电路如图所示,已知CP脉冲波形,画出Q0~Q2的波形。CPQ1Q0Q2功能:计数、分频、定时。0001000101100011010111110004.4.1异步二进制计数器1.异步二进制加法计数器的构成规律(1)用T’触发器构成;(2)若触发器要求用上升沿触发,则应用前级Q作为下级的CP,若触发器要求用下降沿触发,则应用前级的Q作为下级的CP。4.4.1异步二进制计数器2.异步二进制减法计数器的构成规律(1)用T’触发器构成;(2)若触发器要求用上升沿触发,则应用前级Q作为下级的CP,若触发器要求用下降沿触发,则应用前级的Q作为下级的CP。思考:如何用D触发器构成3位二进制(8进制)减法计数器。4.4.1异步二进制计数器1.同步二进制加法计数器以8进制计数器为例,其状态转换规律为:Q0每来一个CP脉冲翻转一次;Q1只有当Q0为1时翻转,其余保持;Q2只有当Q1、Q0同时为1时翻转,其余保持。T触发器的状态方程当T=1时当T=0时4.4.2同步二进制计数器同步二进制加法计数器的构成规律:(2)令T0=1,T1=Q0,T2=Q0Q1,T3=Q0Q1Q2……3位同步二进制加计数器逻辑图(1)用T触发器构成,既可上升沿触发也可下降沿触发;4.4.2同步二进制计数器2.同步二进制减法计数器构成规律(1)用T触发器;(2)令4.4.2同步二进制计数器3.同步二进制加减计数器构成规律(1)用T触发器;(2)令4.4.2同步二进制计数器1.常用的集成计数器4.4.3中规模集成计数器型号时钟计数功能清零预置数74160/162同步,↑十进制加异/同步清零同步预置数74161/163同步,↑4位二进制加异/同步清零同步预置数74LS190同步,↑十进制加/减—异步预置数74LS191同步,↑4位二进制加/减—异步预置数74LS192同步,↑十进制加/减异步清零异步预置数74LS193同步,↑4位二进制加/减异步清零异步预置数74161的主要功能:◆异步清零功能◆同步并行置数功能◆同步二进制加计数器◆保持功能4.4.3中规模集成计数器◆所有的触发器采用同一时钟信号。外部CP脉冲为上升沿触发。(1)异步清零功能◆异步清零功能。当RD=0时,Q3Q2Q1Q0=0000。004.4.3中规模集成计数器问题:如何实现同步并行置数?如何实现同步计数?4.4.3中规模集成计数器用D触发器实现同步并行置数;用T触发器实现同步计数。问题:如何用JK触发器实现D触发器和T触发器?0111D01011T结论:当LD=0时,逻辑功能为D触发器;当LD=1时,逻辑功能为T触发器。1011→1→0→1→1011111111T0≥1T1≥1T2≥1T3≥14.4.3中规模集成计数器(2)同步并行置数功能()11110111111111T0≥1T1≥1T2≥1T3≥114.4.3中规模集成计数器(3)同步二进制加计数器(
文档评论(0)