- 1、本文档共9页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
实验六触发器及其应用
一、实验目的
1、掌握JK、D、T和T’触发器的逻辑功能
2、掌握集成触发器的逻辑功能及使用方法
3、熟悉触发器之间相互转换的方法
二、预习要求
1.复习JK、D、T和T’触发器的工作原理和逻辑功能。
2.预习实验74LS112和74LS74的功能表和引脚图。
3.预习触发器之间逻辑功能的转换。
三、实验内容和方法
1、测试双JK触发器74LS112逻辑功能
本实验采用74LS112双JK触发器,是下降边沿触发的边沿触发器。引脚功能及逻辑符
号如图4-15-1所示。
JK触发器的状态方程为:
n+1QnKn
Q=J+Q
图4-15-174LS112双JK触发器引脚排列及逻辑符号
(1)测试R、S的复位、置位功能
DD
RS
任取一只JK触发器,D、D、J、K端接逻辑开关输出插口,CP端接单次脉冲源,Q、
QRSR
端接至逻辑电平显示输入插口。要求改变D,D(J、K、CP处于任意状态),并在D
SSRQ
=0(D=1)或D=0(D=1)作用期间任意改变J、K及CP的状态,观察Q、状态。
记录之并填入表4-15-1中。
表4-15-1
输入输出
SRn+1n+1
DDCPJKQQ
01×××
10×××
00×××
(2)测试JK触发器的逻辑功能
RSSR
将D、D、J、K端接逻辑开关输出插口,D=1,D=1,按图4-15-2的要求改变J、
Q
K,在CP端输入1KHZ连续脉冲,用双踪示波器观察CP、Q、端波形,注意相位关系,描
绘之。(J=K=0时的波形与初始态有关)
图4-15-2输出波形与CP,J,K的关系
2、双相时钟脉冲电路
用JK触发器及与非门构成的双相时钟脉冲电路如图4-15-3所示,此电路是用来将时钟
脉冲CP转换成两相时钟脉冲CP及CP,其频率相同、相位不同。
AB
分析电路工作原理,并按图4-15-3接线,用双踪示波器同时观察CP、CP;CP、CP波
AB
形,并描绘之。
图4-15-3双相时钟脉冲电路
3、测试双D触发器74LS74的逻辑功能
RS
(1)测试D、D的复位、置位功能
图4-15-4为双D74LS74的引脚排列及逻辑符号。
图4-15-474LS74引脚排列及逻辑符号
测试方法同实验内容1、1),表格并填入表4-15-2
文档评论(0)