网站大量收购闲置独家精品文档,联系QQ:2885784924

频率计设计实验报告.pdfVIP

  1. 1、本文档共7页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多

博观而约取,厚积而薄发。——苏轼

频率计设计实验报告

一实验目的

1.熟练运用用VerilogHDL编程实现逻辑电路的方法

2.熟练运用XilinxISE等软件的使用

3.整合上学期所学会的单片机和CPLD的知识,完成此综合性实验

二实验原理

频率计

信号的频率,就是信号在单位时间(1s)内周期性变化的次数。若在一定时间间隔t内测得信号的

周期性变化次数为N,则其频率可表示为:f=N/t

框架

被测信号信号放大和整形测频电路显示

主要性能指标

频率准确度。误差主要来自闸门时间相对误差。实验中对频率准确度的基本要求为0.1%

(f1000Hz时)。

频率测量范围。在输入信号幅度符合要求时,能够进行测量的频率区间。实验中对频率测量范

围的要求是1Hz-10MHz(输入信号幅度为0.5V-5V)。

方案一

Signalin

I

III

II计数器锁存器Display

V

Clock序

IV

方案1-时序

1

博观而约取,厚积而薄发。——苏轼

I

II

III

IV

V

方案1-细节

闸门信号的周期与占空比

采用秒闸门,占空比为80%

锁存信号的产生

由时钟信号输入,CPLD编程完成

计数器输出格式和位数

由于CPLC资源有限,只能测到0—100KHz的信号

计数器清零信号的产生

由时钟信号输入,CPLD编程完成

显示格式

由数码管显示,只有五位数字,即0—99999

方案2-CPLD+单片机

Signalin

Clock分频链计数器选择器

单片机

方案2-闸门信号的产生

Display

2

博观而约取,厚积而薄发。——苏轼

由8MHz的晶振分频至0.8Hz,作为闸门信号

闸门信号:占空比为80%,低电平时间为0.25s,高电平时间为1s(闸门)

方案2-时序

与方案1的时序相似,只是锁存器已不存在,无需锁存信号

计数器清零信号是在单片机完成读取后给出

方案2-关于选择器

用选择器的目的在于减少单片机引脚的使用

可每次读取一个显示位所对应的数据

方案3-CPLD+单片机

闸门速度选择

Clock选

分频链

文档评论(0)

132****2834 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档