- 1、本文档共10页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
第一节硬件描述语言简介第一节硬件描述语言简介*第一节硬件描述语言简介概述VerilogHDL简介用VerilogHDL描述逻辑电路的实例随着半导体技术的发展,数字电路已经由中小规模的集成电路向可编程逻辑器件(PLD)及专用集成电路(ASIC)转变。数字电路的设计手段也发生了变化,由传统的手工方式逐渐转变为以EDA工具作为设计平台的方式。硬件描述语言(HDL)就是设计人员和EDA工具之间的一种界面。利用硬件描述语言并借助EDA工具,可以完成从系统、算法、协议的抽象层次对电路进行建模、仿真、性能分析直到IC版图或PCB版图生成的全部设计工作。一、概述硬件描述语言主要用于编写设计文件,在EDA工具中建立电路模型。01硬件描述语言发展至今已有30年的历史,已经成功地应用于电子电路设计的各个阶段:建模、仿真、验证和综合等。02VHDL和VerilogHDL是目前两种最常用的硬件描述语言。03除了这两种最流行的硬件描述语言外,随着系统级FPGA以及系统芯片的出现,软硬件协调设计和系统设计变得越来越重要。传统意义上的硬件设计越来越趋向于与系统设计和软件设计相结合。041983年GatewayDesignAutomation公司在C语言的基础上,为其仿真器产品Verilog-XL开发了一种专用硬件描述语言——VerilogHDL。VerilogHDL从C语言中继承了多种操作符和结构,源文本文件由空白符号分割的词法符号流组成。随着Verilog-XL成功和广泛的使用,VerilogHDL被众多数字电路设计者所接受。词法符号的类型有空白符、注释、操作符、数字、字符串、标识符和关键字等,从形式上看和C语言有许多相似之处。二、VerilogHDL简介VerilogHDL语言采用模块化的结构,以模块集合的形式来描述数字电路系统。模块对应硬件上的逻辑实体,描述这个实体的功能或结构,以及它与其他模块的接口。模块的基本语法结构如下:module模块名(端口列表)123654endmodule模块条目定义1.基本程序结构根据定义模块条目的描述方法不同,可将模块分成行为描述模块、结构描述模块,或者是二者的组合。行为描述模块通过编程语言定义模块的状态和功能。结构描述模块将电路表达为具有层次概念的互相连接的子模块,其最底层的元件必须是VeriolgHDL支持的基元或已定义过的模块。VerilogHDL的词法标识符包括:间隔符与注释符,操作符、数值常量、字符串、标识符和关键字。间隔符又称空白符,包括空格符、制表符、换行符以及换页符等。它们的作用是分隔其他词法标识符。VerilogHDL有单行注释和多行段注释两种注释形式。单行注释以字符“//”起始,到本行结束;段注释以“/*”起始以“*/”结束,在段注释中不允许嵌套,段注释中“//”没有任何特殊意义。(1)间隔符与注释符2.词法构成(2)操作符VerilogHDL中定义了操作符,又称运算符,按照操作数的个数,可以分为一元、二元和三元操作符;按功能可以大致分为算术操作符、逻辑操作符、比较操作符等几大类。(3)数值常量VerilogHDL中的数值常量有整型和实型两大类,分为十进制、十六进制、八进制或二进制。VerilogHDL数值集合有四个基本值:0:逻辑0或假状态;1:逻辑1或假状态;X:逻辑不定态;Z:高阻态。关键词是VerilogHDL语言内部的专用词。(6)关键词(5)标识符字符串是双引号“”括起来的字符序列,必须包含在一行中,不能多行书写。标识符是模块、寄存器、端口、连线和begin-end快等元素的名称,是赋给对象的唯一的名称。标识符可以是字母、数字、$符和下划线“-”字符的任意组合序列,必须以字母或下划线“-”开头。在VerilogHDL中,标识符区分大小写,且字符数不能多于1024。(4)字符串结构描述方式是将硬件电路描述成一个分级子模块相互连接的结构。通过对组成电路的各个子模块间相互连接关系的描述,来说明电路的组成。各个模块还可以对其他模块进行调用,也就是模块的实例化。其中调用模块成为层次结构中的上级模块,被调用模块成为下级模块。(2)结构描述方式(1)行为描述方式行为描述方式通过行为语句来描述电路要实现的功能,表示输入与输出间转换的行为,不涉及具体结构。3.模块的两种描述方式三、用VerilogHDL描述逻辑电路的实例[例8.3.1]用VerilogHDL对图示4位加法器做逻辑功能描述。例8.3.1的4位加法器//对4位串行进位加法器的顶层结构的描述moduleFour_bit_
您可能关注的文档
- 英语经典散文的鉴赏与翻译.ppt
- 英语课件PPT模板.ppt
- 素质测评方法比较.ppt
- 用一副三角板拼成的角7.ppt
- 电玩巴士联合运营介绍.ppt
- 职业病危害因素与分析.ppt
- 甲复评信息及工作安排.ppt
- 研究生医学辐射防护基础.ppt
- 电磁继电器 扬声器.ppt
- 电与磁复习课件.ppt
- 《甜菜机械化收获减损技术规程》DB15T 3925-2025.docx
- 《草地鼢鼠防治技术规程》DB15T 1833-2025.docx
- 《草原蓄水工程生态效应遥感监测技术规程》DB15T 3931-2025.docx
- 《皂角苗木培育技术规程》DB6501T 070-2025.docx
- 《阿拉善型绒山羊饲养管理技术规范》DB15T 3920-2025.docx
- 《切花菊设施生产技术规程》DB21T 2133—2025.docx
- 《户用储能型风光互补发电系统远程监测技术规范》DB15T 3923-2025.docx
- 农业气象灾害损失调查表.pdf
- 《植保无人机防控胡萝卜病虫害技术规程》DB15T 3938-2025.docx
- 济宁市“技能状元”职业技能大赛—第二届山东省职业技能大赛济宁市选拔赛技术文件(工业互联网工程技术)竞赛样题.docx
文档评论(0)