- 1、本文档共10页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
右图所示是GAL22V10的OLMC内部逻辑图,从图中看出,OLMC中除了包含或门阵列和D触发器之外,还多了两个数选器(MUX),其中4选1MUX用来选择输出方式和输出极性,2选1MUX用来选择反馈信号,而这些数选器的状态取决于两位可编程的特征码S2,S1的控制。OLMC根据S2,S1的值分别被组态为四种输出方式中的一种,如图2-8所示。这四种输出方式分别是:S2,S1=00时,低电平有效寄存器输出;S2,S1=01时,高电平有效寄存器输出;S2,S1=10时,低电平有效组合I/O输出;S2,S1=11时,高电平有效组合I/O输出。S2,S1的值由计算机根据设计者设计文件中的逻辑关系自动生成,并通过编程器写入GAL器件。GAL22V10的四种输出组态特点GAL通用可编程阵列逻辑与阵列可编程或阵列固定输出端集成输出逻辑宏单元(OLMC)编程容易,结构简单,应用最广泛2.4可编程逻辑器件的基本结构可编程逻辑器件的基本结构复杂高密度PLD的基本结构复杂高密度PLD包括:可擦除可编程逻辑器件EPLD现场可编程门阵列FPGA复杂的可编程逻辑器件CPLD可编程逻辑器件的基本结构01可擦除可编程逻辑器件EPLD一般来说,世界著名的半导体公司,如Altera、Xilinx、AMD、Lattice和Atmel等公司均生产EPLD产品,但是这些产品的结构差异很大。通常,EPLD的基本结构主要包括可编程的与逻辑阵列、固定的或逻辑阵列和输出逻辑宏单元三个部分。02可编程逻辑器件的基本结构可编程的与逻辑阵列PAL器件和GAL器件与或阵列中每个或门输入的一组乘积项数目是固定不变的,而且每个或门的乘积项个数一般都做成相同的形式,这样在设计与或函数所包含的乘积项数目各不相同的逻辑时,往往会出现与或阵列中的乘积项不能充分利用的情况。0102可编程逻辑器件的基本结构固定的或逻辑阵列大多数EPLD的输出逻辑宏单元都由可编程的与或阵列、可编程寄存器和可编程I/O三部分组成,通常宏单元和整个器件的逻辑功能都是由EPROM来进行定义和规划的。2.4可编程逻辑器件的基本结构(3)输出逻辑宏单元(3)输出逻辑宏单元EPLD的输出电路结构与GAL器件类似,都是采用可编程的输出逻辑宏单元来实现的。同时,EPLD的输出逻辑宏单元中增加了触发器的预置和清零功能,因此结构要比GAL器件的复杂,但灵活性却大大增加。与PAL和GAL器件相比,EPLD器件的优点包括:¨???????EPLD具有CMOS器件低功耗、高噪声容限的优点;EPLD采用了UVEPROM和E2PROM工艺制作,故EPLD的可靠性较高,易于擦写,同时集成度比PAL和GAL器件高得多,而且价格便宜;EPLD的输出逻辑宏单元更加灵活,因此EPLD的功能更加强大,灵活性更高。总之,与PAL和GAL器件相比,EPLD的集成度更高,结构更为复杂,功能更加强大,它的出现取代了PAL和GAL器件而成为可编程逻辑器件的主流。2.现场可编程门阵列FPGA现场可编程门阵列FPGA是20世纪80年代出现的可编程器件,它是由若干独立的现场可编程逻辑模块组成的,用户可以通过对这些模块编程来实现所需要的逻辑功能。通常,由于FPGA中可编程逻辑模块的排列形式和门阵列中单元的排列形式十分相似,故沿用了门阵列这个名称。FPGA的结构与生产厂家有关,其一般由下面几部分组成:基本可编程逻辑单元、可编程输入/输出单元、布线资源、嵌入式RAM、底层嵌入功能单元、内嵌专用硬核等。下图是FPGA的基本结构的原理图。2.4可编程逻辑器件的基本结构FPGA的基本结构的原理图2.1专用集成电路设计与可编程逻辑器件2.2可编程逻辑器件分类2.3可编程逻辑器件的发展历程2.4可编程逻辑器件的基本结构2.1专用集成电路设计与可编程逻辑器件一、模拟ASIC二、数字ASIC专用集成电路ASIC是相对于通用集成电路而言的,它是专门为某一应用领域或某一专门用户需要而设计制造的集成电路器件,它可以将某些专用电路或电子系统设计在一个芯片上,构成单片集成系统。ASIC按照设计方法的不同分为:图2-1ASIC的分类2.1专用集成电路设计与可编程逻辑器件模拟ASIC由线性阵列和模拟标准单元组成。由于模拟电路的频带宽度、精度、增益和动态范围等暂时还没有一个最佳的办法加以描述和控制,因此与数字ASIC相比,它的发展还相当缓慢。但模拟ASIC可减少芯片面积、提高性能、降低费用、扩大功能、降低功耗、提高可靠性以及缩短开发周期,因此其发展也势在必行。2.1专用集成电路设计与可编程逻辑器件2.
文档评论(0)