- 1、本文档共11页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
杭州电子科技大学国家级电工电子实验中心数字电路与逻辑设计实验一、实验目的1.了解寄存器的基本结构。2.掌握74LS194移位寄存器的工作方式。3.掌握中规模移位寄存器的应用。二、实验所用器件型号及管脚排列74LS194管脚与逻辑符号功能M1M0CPDDRd1d2d3d4DLQ1n+1Q2n+1Q3n+14n+1清零―――0――――――0000预置11↑1―d1d2d3d4―d1d2d3d4右移01↑1dR―――――dRd1d2d3左移10↑1―――――dLd2d3d4dL保持00―1――――――Q1nQ2nQ3nQ4n74LS194功能表74LS164功能表74LS164管脚图与逻辑符号三、实验原理构成任意进制计数器设计过程:①写出真值表。②卡诺图化简。③画出逻辑电路图。构成序列发生器设计步骤:①写出状态真值表。②卡诺图化简。③画出状态转换图。④画出逻辑电路图100101序列真值表序列发生器卡诺图状态转换图100101序列发生器逻辑电路图用74LS194和适当的门电路产生M=10的移位计数器,要求写出设计全过程,并且实现自启动。数据的存储和移动基础实验部分用一片74LS194及适当门电路实现四位串/并转换。用一片74LS194及适当门电路实现四位并/串转换。四、实验内容=
文档评论(0)