《数字电子技术 》课件第4章 (8).pptVIP

  • 9
  • 0
  • 约1.24万字
  • 约 126页
  • 2025-08-21 发布于广东
  • 举报

图4.31由74LS194组成的计数器(a)环形计数器;(b)扭环形计数器扭环形计数器是将移位寄存器的串行输出端反相后与串行输入端相连,电路如图4.31(b)所示。构成扭环形计数器时,不必设置初始状态,扭环形计数器的进制数N是移位寄存器位数的2倍,即N=2n。如设电路的初态Q3Q2Q1Q0=0000,则在CP脉冲的作用下将按图4.32(b)所示的状态规律进行计数。图4.32由74LS194组成的计数器状态图(a)环形计数器状态图;(b)扭环形计数器状态图[当需要更多位数的寄存器时,可以采用多片74LS194进行级联。如图4.33所示为由两片74LS194组成的8位双向移位寄存器。级联时,将两片74LS194的CP、、S1及S2端分别并联,Q4与DSR相连接,Q3与DSL相连接,其中S1、S2为工作方式控制端,S1S2=01时为左移位;S1S2=10时为右移位;S1S2=11时为并行送数。片(1)的DSL为左移数据输入端,片(2)的DSR为右移数据输入端,A、B、C、D为并行数据输入端,Q7Q6Q5Q4Q3Q2Q1Q0为并行数据输出端,A′B′C′D′ABCD为并行数据输入端。图4.33由两片74LS194组成的8位双向移位寄存器图4.34所示电路为由74LS194组成的7位串行输入、并行输出的转换电路。串行数据D6~D0由DSR端输入,并行数据从端输出,表示转换结束的标志码“0”加在片(2)的A′端(接地),其他并行输入端置“1”(接高电平)。清零后Q0=0,此时S1S2=11,第一个CP上升沿到来时完成预置数操作,此时S1S2=01,故以后的CP均实现右移操作。经过七次右移后,7位串行码全部移入寄存器,此时Q7Q6Q5Q4Q3Q2Q1=D6D5D4D3D2D1D0,且转换结束的标志码已到达Q0,通过非门后一方面打开所有与门进行并行输出,另一方面使S1S2=11,因此,第9个CP脉冲使移位寄存器再次置数,重复上述过程。图4.347位串行输入、并行输出的转换电路4.6技能训练实训一简单时序电路1.实训目的掌握时序电路的分析、调试方法。2.实训器材(1)双JK触发器74LS76两片。(2)四2输入与非门74LS00一片。(3)数字实验箱。(4)双踪示波器。3.实训内容及步骤1)用双JK触发器74LS76构成二进制计数器(1)按图4.35所示电路连线,并将Q2、Q1、Q0分别与指示灯相连。(2)在清零端加一低电平将Q2、Q1、Q0复位。(3)由时钟输入端输入单个脉冲,测试并记录Q2、Q1、Q0的状态。(4)由时钟输入端输入连续脉冲,用示波器分别观测并记录Q2、Q1、Q0的波形。图4.35双JK触发器74LS76构成的二进制计数器2)用双JK触发器74LS76构成异步十进制计数器(1)按图4.36所示电路连线,并将Q3、Q2、Q1、Q0分别与指示灯相连。(2)在清零端加一低电平将Q3、Q2、Q1、Q0复位。(3)由时钟输入端输入单个脉冲,测试并记录Q3、Q2、Q1、Q0的状态。(4)由时钟输入端输入连续脉冲,用示波器分别观测并记录Q3、Q2、Q1、Q0的波形。图4.36双JK触发器74LS76构成的异步十进制计数器实训二集成计数器的应用1.实训目的(1)掌握集成计数器74LS161、74LS290的功能。(2)掌握计数器的扩展方法。(3)熟悉任意进制计数器的构成方法。2.实训器材(1)计数器74LS161两片。(2)计数器74LS290两片。(3)四2输入与非门74LS00一片。(4)数字实验箱。(5)双踪示波器。3.实训内容及步骤1)用74LS161和74LS00采用异步清零法构成一个八进制计数器(1)按图4.37所示的74LS161的管脚排列图正确接线,并分别将Q3、Q2、Q1、Q0与指示灯相连。(2)测试并记录Q3、Q2、Q1、Q0的状态。(3)用连续脉冲作为计数脉冲,用示波器分别观测并记录Q3、Q2、Q1、Q0的波形。图4.3774LS161的管脚排列图2)用74LS161和74LS00采用同步清零法构成一个十进制计数器按74LS161的管脚排列图正确接线,并重复1)中的(2)、(3)步测试内容。3)用两片74LS161和74LS00采用同

文档评论(0)

1亿VIP精品文档

相关文档