- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
项目5电子日历钟设计
5.1学习目标知识目标了解DS1302的工作原理及基本结构;掌握DS1302的读写功能及相关寄存器的配置方法;掌握I2C总线存储数据到AT24C02的方法;掌握电子日历钟的设计方法。能力目标能够通过串口实现校时功能;能够驱动DS1302实现定时功能;能够通过I2C总线存储数据到AT24C02芯片;能够在一个工程进行模块化编程。
5.2项目分析本项目主要是综合DS1302时钟模块、串口通信模块、数码管显示模块及I2C总线等知识,以实现电子日历钟的功能,该日历钟功能包括:当前时间实时显示、校时、定时、报时和清零等。
5.3DS1302的基础知识
DS1302引脚功能及结构
DS1302寄存器
DS1302寄存器
5.4I2C总线驱动
I2C总线硬件相关术语与典型硬件电路主机从机地址发送器与接收器SDA、SCL
I2C总线数据通信协议
数据的有效性信号类型开始信号停止信号应答信号数据传输格式标准的I2C通信由4部分组成:开始信号、从机地址传输、数据传输
和结束信号。
主机向从机读/写1个字节数据的过程
(1)主机向从机写1个字节数据的过程
主机要向从机写1个字节数据时,主机首先产生START信号,然后紧跟着发送1个从机地址(7位),查询相应的从机,紧接着的第8位是数据方向位(R/W),0表示主机发送数据(写),这时候主机等待从机的应答信号(ACK),当主机收到应答信号时,发送给从机1个位置参数,告诉从机主机的数据在从机接收数组中存放的位置,然后继续等待从机的响应信号,当主机收到响应信号时,发送1个字节的数据,继续等待从机的响应信号,当主
机收到响应信号时,产生停止信号,结束传送过程。
主机从从机读1个字节数据的过程
当主机要从从机读1个字节数据时,主机首先产生START信号,然后紧跟着发送1个从机地址,查询相应的从机,注意此时该地址的第8位为0,表明是向从机写命令,这时候主机等待从机的应答信号(ACK),当主机收到应答信号时,发送给从机1个位置参数,告诉从机主机的数据在从机接收数组中存放的位置,继续等待从机的应答信号,当主机收到应答信号后,主机要改变通信模式(主机将由发送变为接收,从机将由接收变为发送),所以主机发送重新开始信号,然后紧跟着发送1个从机地址,注意此时该地址的第8位为1,表明将主机设置成接收模式开始读取数据,这时主机等待从机的应答信号,当主机收到应答信号时,就可以接收1个字节的数据,当接收完成后,主机发送非应答信号,表示不再接收数据,主机进而产生停止信号,结束传送过程。
AT24C02
功能描述
AT24C02支持I2C,总线协议规定任何将数据传送到总线的元器件作为发送器。任何从总线接收数据的元器件为接收器,数据传送是由产生串行时钟和所有起始停止信号的主元器件控制的,主元器件和从元器件都可以作为发送器或接收器,但由主元器件控制传送数据(发送或接收)的模式,由于A0、A1和A2可以组成000~111共8种情况,即通过元器件地址输入端A0、A1和A2可以实现将最多8个AT24C02元器件连接到总线上,通过进行不同的配置进行选择元器件。
引脚功能
SCL串行时钟:AT24C02串行时钟输入引脚用于产生元器件所有数据发送或接收的时钟,这是一个输入引脚。SDA串行数据/地址:AT24C02双向串行数据/地址引脚用于元器件所有数据的发送或
接收,SDA是一个开漏输出引脚,可与其他开漏输出或集电极开路输出进行线或(wire-
OR)。A0、A1、A2元器件地址输入端:这些输入脚用于多个元器件级联时设置元器件地址,当这些脚悬空时默认值为0,当使用AT24C02时最大可级联8个元器件。如果只有1个AT24C02被总线寻址,这3个地址输入脚(A0、A1、A2)可悬空或连接到Vss。WP写保护:如果WP引脚连接到Vcc,所有的内容都被写保护只能读,当WP引脚连
接到Vss或悬空允许元器件进行正常的读/写操作。
结构与寻址
AT24C02的存储容量为2KB,内容分成32页,每页8Byte,共256Byte,操作时有两种寻址方式:芯片寻址和片内子地址寻址。
芯片寻址:AT24C02的芯片地址为1010,其地址控制字格式如图所示
您可能关注的文档
最近下载
- 毕业设计小型气动冲压机设计.docx VIP
- DB35/T 158.3-2001菲律宾蛤仔标准综合体 采苗和培育技术规范.pdf VIP
- 2024年全国统一高考数学试卷(新高考Ⅰ)[含答案].doc VIP
- 人教版六年级上册数学第4单元比附加题 课内提升(含解析).docx VIP
- (完整版)PHQ-9抑郁症筛查量表.doc VIP
- 《汽车智能座舱语音分级与测评方法》.pdf VIP
- 第一章引言.doc
- 2025年年级上学期期末数学试题(华东师大版B卷)(含解析) .pdf VIP
- 浙江省城市桥梁隧道运行安全风险防控导则(试行).pdf VIP
- 2025年铜包铝镁线行业研究报告及未来发展趋势预测.docx
原创力文档


文档评论(0)