《电子测量原理简明教程》课件——第5章 信号波形测量.pptVIP

《电子测量原理简明教程》课件——第5章 信号波形测量.ppt

此“教育”领域文档为创作者个人分享资料,不作为权威性指导和指引,仅供参考
  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多

5.4.6屏幕刷新率屏幕刷新率也称波形捕获率,是指数字示波器的屏幕每秒钟刷新波形的最高次数。屏幕刷新率高就能捕获更大数据量的信息予以显示,尤其是在捕捉隐藏在波形信号下异常信号方面,有着特别的作用。早期数字示波器的工作流程是:采集--存储--处理—显示,然后再采集,在两次采集时间之间存在一个较长的盲区时间(在这个盲区内出现的信号被漏掉),降低了屏幕的刷新率。目前,数字示波器是并行工作,其屏幕刷新率已达到40万次/s,超越了模拟示波器。*5.5波形的采集5.5.1采样原理和采样方式(1)实时采样实时采样是指在信号经历的实际时间内对一个信号波形进行取样。在实时采样中,一个信号的所有采样点按时间顺序在一个信号波形上等间隔采集取得,如图5-46a所示。由于一个波形只在单一非重复的一个变化中被采样到,因而采样速率必须足够高,根据取样定理,在理想情况下,对一个最高频率分量为fh的信号,只要用不小于2fh的频率进行采样,就可不失真地恢复被测波形。(2)非实时顺序采样非实时采样是指从被测的周期性信号的许多相邻波形上取得样点的方法,一次信号的采样需经过若干个信号重复周期才能完成,称为非实时采样,也称为等效采样。**(3)非实时随机采样随机采样方式在每个采样周期可以连续采集多个采样点(采样频率相同),并且每个采样周期触发其后的每一个采样点的时间(即时刻)是随机的。图中每个采样周期触发点与其后第一个采样点的时间之间的时间间隔分别为,它们是随机的。*5.5.2高速A/D转换A/D转换器是波形采集的关键部件,它决定了示波器的最大采样速率、存储带宽以及垂直分辨率等多项指标。(1)并行比较式ADC采用如图所示的直接比较原理。*(2)并串式ADC并行式A/D的转换速度最快,但是,电路结构复杂,成本高。例如8位A/D,需要255个比较器,如果位数更多,电路规模将巨增。*(3)并行交替采集技术为了进一步提高A/D转换速率,可采用并行交替采集技术。交替采集是利用多片A/D转换器并行对同一个模拟信号进行时间分割的交替采样,来提高整体采样率。*(4)高速A/D转换器实例简介*5.6波形的存储

1.存储器的作用(1)波形存储器使DSO具有长时间地保存信号的能力,数字存储示波器能把瞬间产生的信号采集存储和显示出来,有利于观测单次出现的瞬变信号。(2)存储起到了速度的缓冲与隔离的作用,可实现波形的快速采集和慢速显示的分隔。DSO中采集速率很高,通常很难实现实时处理和实时显示,因此,只要把高速数据流快速存储起来,可以再做后续处理。*

2.DSO存储器的结构

DSO的采样存储器具有循环存储功能。所谓循环存储,就是将存储器的各存储单元按串行方式依次寻址,且存储区的首尾相接,形成一个类似于图所示的环形结构。*5.6.2存储器容量

存储深度是指采样存储器容量大小,它决定了记录波形的采样时间长度,因此,也简称为记录长度,用可存储的波形采样点数pts(样点)或存储容量的字节数kB或MB表示。(1)记录长度与记录时间、记录分辨力的关系。一帧波形的记录长度、采样速率和扫描时间因数三者之间存在以下关系式:L=fs(t/div)×10div(5-9)式中,L为记录长度;fs为采样速率;t/div为扫描时间因数;10表示显示屏幕水平方向的刻度为10格。*5.6.3存储数据的降速处理高速ADC输出的数据速率高,欲使每一个采样数据能够及时存储起来,要求数据存储速率不得低于采集速率例如,在2GSa/s采样速率下,要求存储器的写入时间不得大于0.5ns,单片大容量高速存储器很难达到这一要求。为了降低对采样存储器读写速度的要求,DSO还广泛采用了数据存储的降速处理技术。*1)分时存储采集的高速数据可分流成为低速数据进行存储,例如可分流为2路甚至4路RAM来存储,将存储器的速度要求可以降低到1/2或1/4,就可采用廉价的慢速存储器存储高速信号。下图表示采集数据由2路存储器交替地分时存储的原理图及2相时钟锁存数据的时序图。*2)分路存储DSO实现分时存储的方法通常采用“串-并转换”来降低输出数据流的速度。例如,某DSO采用的A/D转换器的最高采样率为1000MSa/s,分辨率为8bit。而采样存储器的最高读写频率为266MHz、宽度是32bits的SDRAM。由于SDRAM的最高读写频率为266MHz,所以必须将A/D数字化后的数据速率降到266MHz以下才能存储。采用串-并转换方法实现降低A/D转换器输出数据的原理如图所示。*************(3)Y偏转板加正弦信号电压,X偏转板加

文档评论(0)

青柠职教 + 关注
实名认证
服务提供商

从业10年,专注职业教育专业建设,实训室建设等。

1亿VIP精品文档

相关文档