- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
电工电子技术形成性考核册参考答案
电工电子技术作业4
一、单项选择题
1、逻辑函数表达方法中具备唯一性的是(A)。
A.真值表B.体现式C.逻辑图D.卡诺图
2、以下器件中,属于组合逻辑电路的是(B)。
A.加法器和计数器B.编码器和数据选择器
C.译码器和存储器D.计数器和定时器
3、二进制计数器的计数长度为16,运用置数功效,可构成长度为(A)
的其余进制计数器。
A.小于16B.不小于16C
4、D/A转换器,其辨别率数值(C),辨别能力(C),且辨别率与满刻度输出电压(C)。
A.越大,越高,关于B.越小,越低,关于
C.越小,越高,无关D.越小,越低,无关
二、判断题
1、数字电路中某器件管脚的高、低电位,只能与逻辑代数中的逻辑变量值1、0相相应。(√)
2、在门电路器件中,“74”指该器件为TTL电路类型、“40”指该器件为CMOS电路类型。(
3、时序电路工作特点是:任意时刻的输出状态,不仅取决于当前输入,而且与前一时刻的电路状态关于。(√)
4、555定时器,常用于模拟与数字混合使用的场所,其应用范围是对波形进行整形。(√)
三、简答题
1.对于或门、或非门,它们的多余输入端应该如何解决?对于与门、与非门,它们的多余输入端又应该如何解决?对于CMOS电路多余输入端是否不允许悬空?
答:对于或门、或非门电路,它们的多余输入端应该接低电位;与门、与非门,多余输入端应该接高电位。(对于TTL电路输入端悬空相当于高电位)CMOS电路输入端不允许悬空。
2.组合逻辑电路的逻辑功效和电路结构的特点是什么?
答:组合逻辑电路的特点是:从逻辑功效上看:输出只与当初输入的逻辑值关于,而与该时刻之前的输入及电路状态均无关,或称其没有记忆功效。从电路结构上看,构成组合逻辑电路的各门电路之间没有反馈环路。
3.主从型JK触发器,在CP上升沿的作用下,其动作有何特点?
答:主从型触发器,又称为电位触发型方式,其动作特点是:时钟CP上升沿到来前一刻瞬间,J、K接受输入信号,并规定在CP=1期间,输入状态保持稳定。时钟下降沿到来后产生输出。
4.边缘型JK触发器,在CP脉冲信号的作用下,其动作有何特点?(分为负边缘、正边缘两种情形)
答:负边缘型(下降沿触发型):CP下降沿到来的前一刻瞬间,J、K接受输入;CP下降沿到来后产生输出。正边缘型(上升沿触发型):CP上升沿到来前一刻瞬间,J、K接受输入;CP上升沿到来后产生输出。
综合题
1.一个三位二进制数码由高位至低位分别送至电路的三个输入端,规定三
位数码中有奇数个1时,电路输出为1,不然为0。试画出逻辑图。
解:(1)依照提出的逻辑功效规定,列出真值表如下表。
A
B
C
F
0
0
0
0
1
1
1
1
0
0
1
1
0
0
1
1
0
1
0
1
0
1
0
1
0
1
1
0
1
0
0
1
(2)依照真值表列写出函数体现式
F=
=
上式中
===
所以F=
=B⊕A⊕C
画逻辑图
由体现式可画出逻辑图如下列图所表达,它由两个异或门构成。
A
A
=1=1
=1
=1
FB
F
B
C
C
3.分析图1组合逻辑电路,写出逻辑函数FI、F2、F3、的体现式,并指出其逻辑功效。
解:F1=A.B
F3=A.B
F2=AB+AB
其逻辑功效是实现两个一位二进制数的比较功效。
5.由中规模计数器74161构成的计数电路如下列图所表达。设计数器的初态为0,即QDQCQBQA=0000,(1)绘出其计数状态图,(2)分析其计数长度是多少?
解:设计数器的初态为0,即QDQCQBQA=0000,绘出其计数状态图如下0000-0001->0010-0011-0100-0101-0110-0111-1000-1001-1010-1011-
因为计数器的循环计数状态共有7个,即计数长度为7,是一个七进制加法计数器。
最新资料,word文档,可以自由编辑!!
最新资料,word文档,可以自
文档评论(0)