第十章 模拟单元.pptVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多

4.ADC转换结果寄存器(ADRES)ADC转换结果寄存器也是一个24位的寄存器。它用来保存ADC的转换结果,它包括3个8位寄存器:转换结果低字节(ADRESL)、转换结果中字节(ADRESM)和转换结果高字节(ADRESH)。?地址复位值ADRESLD9H00HADRESMDAH00HADRESHDBH00H第29页,共61页,星期日,2025年,2月5日5.ADC控制寄存器0(ADCON0)D7D6D5D4D3D2D1D0复位值REFCLKBODEVREFVREFHEBUFPGA2PGA1PGA030H位7:REFCLK参考时钟源选择0=系统时钟/(ACLK+1)*41=微秒时钟/4。位6:BOD,模拟输入通道检测位。该位有效时,电流源正极连接同相输入通道,电流源负极连接反相输入通道,如果通道开路,ADC为满量程。如果通道短路,则ADC结果近似为零。0=关闭输入通道检测电流源(默认)。1=打开输入通道检测电流源。位5:EVREF,内部基准电压允许位。如果不使用内部基准电压源,应该将其关闭以降低功耗和减小噪声。0=关闭内部基准电压源。1=打开内部基准电压源(默认)。位4:VREFH,基准电压选择位。内部电压基准可以选为2.5V或者1.25V。0=内部电压基准为1.25V。1=内部电压基准为2.5V(默认)。位3:EBUF,缓冲器允许位。激活输入缓冲器会提高输入阻抗,但也会限制输入电压范围并增加器件功耗。0=缓冲器无效(默认)。1=缓冲器有效。第30页,共61页,星期日,2025年,2月5日位2~位0:PGA2~PGA0可编程增益放大器设置位。PGA2PGA1PGA0增益0001001201040118100161013211064111128第31页,共61页,星期日,2025年,2月5日6.ADC控制寄存器1(ADCON1)D7D6D5D4D3D2D1D0复位值OF_UFPOLSM1SM0-CAL2CAL1CAL000H/80H极性模拟输入数字输出0+FSR0-FSR0x7FFFFF0x0000000x8000001+FSR00xFFFFFF0x000000SM1SM0稳定模式00自动01快速稳定滤波器10Sinc2滤波器11Sinc3滤波器位7:OF_UF为1表示溢出写0清除该标志。位6:POL,极性。A/D转换结果以及求和寄存器的极性。0=双极性型;1=单极性型。位5~位4:SM1~SM0,滤波器稳定模式选择。选择数字滤波器的稳定模式位3:未定义。第32页,共61页,星期日,2025年,2月5日位2~位0:CAL2~CAL0,校准模式控制位。CAL2CAL1CAL0校准模式000无校准(默认)001偏移和增益自校准010偏移自校准011增益自校准100偏移的系统校准101增益的系统校准110保留字111保留字第33页,共61页,星期日,2025年,2月5日7.ADC控制寄存器2(ADCON2)D7D6D5D4D3D2D1D0复位值DR7DR6DR5DR4DR3DR2DR1DR01BHADC控制寄存器2存储滤波器11位抽取因子的低8位。第34页,共61页,星期日,2025年,2月5日8.ADC控制寄存器3(ADCON3)D7D6D5D4D3D2D1D0复位值-----DR10DR9DR806HADC控制寄存器3存储滤波器11位抽取因子的高3位。位7~位3:未定义。位2~位0:DR10~DR8,抽取因子的最高3位。输出数据速率可由以下计算公式得到,式中为系统时钟频率,FREQ为模拟时钟寄存器中的值,为输出数据速率。第35页,共61页,星期日,2025年,2月5日9.偏移DAC寄存器(ODAC)D7D6D5D4

文档评论(0)

xiaoyao2022 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档