Altium Designer信号性分析工具应用指南.pdfVIP

Altium Designer信号性分析工具应用指南.pdf

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多

在工厂内–Tip#9

保证信号的完整性–Part2

AltiumDesigner的统一信号完整性分析功具强大的功能集,保

Summary证您的设计以期望的方式在世界工作。

November2006

Author:JasonHowie

要在原型设计或PCB制造前创建正确的板卡,一个关键因素就是高速信号的完整性。AltiumDesigner的统一信号

完整性分析仪强大的功能集,保证您的设计以期望的方式在世界工作。下面就是如何做。

确保高速信号的完整性

越来越多的高速器件出现在数字设计中。这些器件也导致了高速的信号边沿速率。对设计师来说,需要考虑如何保

证板卡上信号的完整性。快速的上升时间和长距离的布线会带来信号反射。特定传输线上明显的反射不仅会影响该线路

上传输的信号,而且也会给相邻传输线带来‘噪声’–讨厌的电磁干扰(EMI).

要信号反射和交叉(串话),您需要可以详细分析设计中信号反射和串话干扰程度的工具。AltiumDesigner

就能这些工具!

在AltiumDesigner中进行信号完整性分析

AltiumDesigner完整的集成信号完整性分析工具,可以在设计的输入(只有原理图)和版图设计阶段使用。先进的

传输线计算和I/O缓冲宏模型信息用作分析仿真的输入。再结合快速反射和串话模拟器后,分析工具使用业界实证过的

算法进行准确的仿真。

注释:无论只进行原理图分析还是从布线板卡进行分析,原理图或PCB文档都必须属于该项目。如果存在PCB,则分

析始终要基于该PCB文档。

分析前的重要准备

很想开始分析吗?我们就快开始了,还有几件事情需要准备一下,否则得不到准确的分析结果,得到的结果也毫无意义。

如果耐心是一种美德的话,那么充分的准备就是天赐之物了。

1.并不是所有的网络都可以进行信号完整性的特性分析。为了成功分析所有特性,网络必须包含有一个输出管脚的

IC。如果没有输出管脚驱动源的话,电阻、电容和电感是不能仿真的。分析双向网络时要对两个方向都进行

仿真,结果显示的情况。

2.设计中每个组件的信号完整性模型类型必须正确。可通过信号完整性模型分配框进行定义。如果并不是所有

组件都定义了模型,那么您就有机会在启动分析仪时使用该框。另外,您可以直接从原理图调整模型,编辑

每个组件各自的模型–双击模型信号完整性模型框。

对于IC组件来说,您一般要从IBIS文件导入模型I/O管脚特性。AltiumDesigner会该文件并将管脚模型导

入安装的管脚模型库中。此外,该文件为组件的所有管脚都指定了适当的管脚模型。

与任何仿真一样,使用到的模型一定要准确。真的准确

文档评论(0)

kay5620 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

版权声明书
用户编号:8001056127000014

1亿VIP精品文档

相关文档