- 7
- 0
- 约6.92千字
- 约 59页
- 2025-10-19 发布于广东
- 举报
主存储器组织主存储器设计的一般原则存储器与CPU的连接:数据线、地址线、控制线的连接驱动能力存储芯片类型选择存储芯片与CPU的时序配合存储器的地址分配和片选译码行选信号和列选信号的产生第30页,共59页,星期日,2025年,2月5日主存储器组织存储芯片的数据线存储芯片的地址线存储芯片的片选端存储芯片的读写控制线位扩展法——数据线的连接字扩展法——地址线的连接字位同时扩展法第31页,共59页,星期日,2025年,2月5日主存储器组织一、位扩展方式当芯片的容量和主存容量相同,而位数不足时,就要对位数进行扩展,称为位扩展位扩展法的要点:“位的并联”:各芯片的数据线与CPU数据线的各对应位拼接各芯片的片选线应连在一起,合用一个片选信号。第32页,共59页,星期日,2025年,2月5日*例1:用8片8K*1的芯片组成一个8K*8的存储器第33页,共59页,星期日,2025年,2月5日位扩展法组成的1K*16的存储器例2:用4片1K*4的2114芯片组成一个1K*16的存储器。第34页,共59页,星期日,2025年,2月5日主存储器组织2、字扩展方式当芯片字长与主存相同,而容量不足时,就需要用几片存储器芯片组成组成容量较大的存储器,称为字扩展。字扩展法的要点:各芯片的数据线与CPU数据线的各对应位串接在一起各芯片的片选线要分开,分别与CPU地址总线的高位地址译码后的片选信号相连第35页,共59页,星期日,2025年,2月5日例3:用Intel2114(1K*4)芯片,组成4K*4的存储器。1、计算分析:2114的规格为1K*4,芯片地址线10条(A9—A0),数据线4条需4片2114,系统地址线12条(A11A10为片选线),数据线4条A11A10A9A8A7A6A5A4A3A2A1A0000…0001…1010…0011…1100…0101…1110…0111…1000-----3FF1K400-----7FF1K800-----BFF1KC00-----FFF1K2、片选及地址分析:第36页,共59页,星期日,2025年,2月5日字扩展法组成的4K*4的存储器第37页,共59页,星期日,2025年,2月5日例4:用16K×8位的芯片采用字扩展法组成64K×8位的存储器连接图。分析:要使用4块芯片4块芯片的数据端与数据总线D0—D7相连;地址总线低位地址A0—A13与各芯片的14位地址端相连;两位高位地址A14,A15经译码器和4个片选端相连第38页,共59页,星期日,2025年,2月5日字扩展法组成64K×8存储空间第39页,共59页,星期日,2025年,2月5日主存储器组织主存储器逻辑设计需解决:芯片的选用地址分配与片选逻辑信号线的连接例5:用2114(1K×4)SRAM芯片组成容量为4K×8的存储器。地址总线A15~A0,双向数据总线D7~D0,读/写信号线R/W。给出芯片地址分配和片选逻辑,并画出M框图第40页,共59页,星期日,2025年,2月5日主存储器组织计算芯片数先扩展位数再扩展单元数先扩展单元数,再扩展位数2片1K×41K×84组1K×84K×88片4片1K×44K×42组4K×44K×88片第41页,共59页,星期日,2025年,2月5日主存储器组织地址分配与片选逻辑存储器寻址逻辑芯片内的寻址系统(二级译码)芯片外的地址分配与片选逻辑为芯片分配哪几位地址,以便寻找片内的存储单元由哪几位地址形成芯片选择逻辑,以便寻找芯片存储空间分配:4KB存储器在16位地址空间(64KB)中占据任意连续区间。第42页,共59页,星期日,2025年,
原创力文档

文档评论(0)