- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
信息工程
数据处理模块SPI接口设计与实现
赵彬智,杨磊,刘博
(航空工业西安航空计算技术研究所,陕西西安,710068)
摘要:针对SPI总线在嵌入式计算机系统中的应用,基于数据处理模块的体系架构,介绍SPI接口的设计实现过程,描述了SPI的初始化、
数据传输等关键技术;并结合具体项目,测试验证了与A/D转换芯片的SPI通信。
关键词:SPI总线;数据处理模块;A/D转换芯片
中图分类号:TP332 文献标识码:A
0引言时钟极性CPOL),数据传输(传输字长、传输间隔),时
钟分频因子等。
SPI(SerialPeripheralInterface,串行外设接口)是
[1]EBC总线
摩托罗拉公司推出的一种同步串行通信总线,用于实现处
理器与其他外围设备间的通信与数据交换,采用四线引脚标状态寄
模式寄存器存器
准,具有高速、全双工、同步的优点。
接收缓冲发送缓冲
本文首先介绍了数据处理模块的系统架构,以HKSP6101CLK分频FIFOFIFO
处理器为主控芯片,配置多种接口电路,然后详细介绍了SPI
管脚接口
接口的设计实现,最后通过SPI接口读取A/D转换芯片采集
N20N21P24P25
的电压数据,验证数据处理模块与从设备的SPI通信准确性。
SPI_CLKSPI_CSSPI_MOSISPI_MISO
1数据处理模块系统架构图2 SPI接口功能框图
数据处理模块采用HKSP6101处理器作为主控芯片,■2.1接口定义
硬件组成结构如图1所示。数据处理模块通过可编程控制数据处理模块SPI接口采用标准四线制,分别是时钟
逻辑器件(CPLD)实现模块的中断控制、看门狗、422控制、线(SPI_CLK)、从设备使能线(SPI_CS)、主设备输出/
SPI控制、EBC总线的逻辑译码等功能。从设备输入线(SPI_MOSI)、主设备输入/从设备输出线
[3]
(SPI_MISO)。
SDRAMNVSRAMFLASH时钟电路
SPI_CLK:为数据处理模块内部时钟,由FPGA逻辑实
复位电路
现,支持频率配置,为SPI从设备提供工作时钟,控制
原创力文档


文档评论(0)