2022年可编程逻辑器件及其应用1.pptVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多

第7章:可编程逻辑器件及其应用;ASIC:全定制、半定制;第7章:可编程逻辑器件及其应用;可编程逻辑器件及其应用;§7-1PLD的基本原理;§7-1-1PLD的基本组成;复杂可编程逻辑器件(CPLD)

⑶电擦除的存储器(E2PROM)

现场可编程门阵列(FPGA)

§7-1-1PLD的基本组成

阵列(GA)、标准单元(SCA)、可编

OLMC的输出结构(2)

§7-1-2PLD的编程

用ROM实现2?2乘法器

PLD 一次性编程

第7章:可编程逻辑器件及其应用

§7-1-1PLD的基本组成

Ⅱ、寄存器组合I/O结构

4×3ROM编程前后图

PLD 一次性编程

GAL:包含的与阵可编程,或阵不可编程,输出电路为逻辑宏单元OLMC。;4种SPLD器件结构特点;§7-1-4PLD中阵列的表示方法(1);PLD中阵列的表示方法(2);§7-2简单可编程逻辑器件(SPLD);§7-2-1只读存储器ROM;4×3ROM编程前后图;2、ROM的分类;3、用ROM实现组合逻辑;例7-2-2用ROM实现字符发生器;§7-2-2可编程逻辑阵列(PLA);2、组合PLA的应用;3、时序PLA的应用;用PLA实现8加/减计数器(1);用PLA实现8加/减计数器(2);§7-2-3可编程阵列逻辑(PAL);2、PAL的输出结构;3、PAL的应用(1);PAL的应用(2);1、逻辑宏单元(OLMC);2、OLMC的输出结构(1);OLMC的输出结构(2);3、GAL应用举例;例7-2-7

用GAL16V8实现组合逻辑函数(2);例7-2-8用GAL16V8实现10加/减计数器;用GAL16V8实现10加/减计数器(2)

文档评论(0)

192****8850 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档