单元 数模和模数转换器.pptVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多

DAC0832性能测试接线图D/A转换结果对照表第25页,共47页,星期日,2025年,2月5日2.AD7524AD7524是CMOS低功耗(20mW)通用型8位并行DAC,图(a)、(b)分别是它的结构框图和引脚排列图,表是其引脚说明。第26页,共47页,星期日,2025年,2月5日AD7524引脚说明(功能表)第27页,共47页,星期日,2025年,2月5日如图7.13所示为AD7524实用电路。

其中,CF353为双运算放大器,引脚排列图如图7.14所示。电源电压±18V

将逻辑开关S7~S0接至AD7524的数据输入端d7~d0,开关S8、S9分别接至AD7524的片选端与写信号输入端。

检查电路连接无误后,接通电源。按表7.4输入数字量d7~d0,用数字电压表测量输出电压uO,并与理论值比较。第28页,共47页,星期日,2025年,2月5日图7.13AD7524实用电路图7.14CF353引脚图第29页,共47页,星期日,2025年,2月5日表7.4:第30页,共47页,星期日,2025年,2月5日试用AD7524构成CPU多路D/A输出接口电路。进行D/A转换时,首先由CPU输出地址码,经8205译码,选中一片AD7524,此时CPU输出=0,由CPU同时输出的8路数据AD0~AD7,经数据总线DB送入所选中的AD7524,完成D/A转换。如图7.15所示。第31页,共47页,星期日,2025年,2月5日图7.15AD7524构成多路输出第32页,共47页,星期日,2025年,2月5日1.增益可编程放大器

在图中,输入模拟电压接到AD7524的基准电压端,则构成电压放大电路,它的电压放大倍数Au=uO/ui,由数码输入端d7~d0的值决定,故构成增益可编程放大器。二、AD7524的应用第33页,共47页,星期日,2025年,2月5日单元7数模和模数转换器单元7数模和模数转换器单元7数模和模数转换器单元7数模和模数转换器单元7数模和模数转换器单元7数模和模数转换器数字信号处理系统首先将连续变化的模拟信号转化为一系列离散的电平值。这些电平值随模拟信号变化而发生变化,其形状呈阶梯状,如图所示。7.1数字信号处理基础原始模拟信号(正弦波)及其阶梯状逼近第2页,共47页,星期日,2025年,2月5日A/D转换器能将模拟信号转换为数字信号的电路称为模数转换器,简称A/D转换器或ADC;它是模拟系统到数字系统的接口电路。D/A转换器能将数字量转换为模拟量的电路称为数模转换器,简称D/A转换器或DAC。ADC和DAC是沟通模拟电路和数字电路的桥梁,也可称之为两者之间的接口。7.2A/D转换器第3页,共47页,星期日,2025年,2月5日并行比较型A/D转换电路,由电阻分压器、电压比较器及编码器组成。分压器用于确定量化电平,比较器用来确定模拟抽样电平的量化并产生数字量输出。编码器对比较器的输出进行编码并输出二进制码。如图7.2所示是三位并行比较型ADC电路框图,图中未画出抽样–保持电路,图中的输入电压ui则为抽样–保持电路的输出电压。7.2.1并行比较型A/D转换器第4页,共47页,星期日,2025年,2月5日7.2并行比较型A/D转换器第5页,共47页,星期日,2025年,2月5日根据输入电压ui和比较器的状态,列出比较器输入、输出状态表,如表7.1所示。第6页,共47页,星期日,2025年,2月5日逐次逼近型A/D转换器的逻辑电路如图7.3所示。它由三位D/A转换器、三位逐次逼近寄存器FFA、FFB、FFC、FF1~FF5(接成环行移位寄存器)、电压比较器及相应的控制逻辑电路组成。一个n位逐次逼近型A/D转换器完成一次转换要进行n次比较,所以,该电路转换速度比并联比较型A/D转换器电路要低,属于中速A/D转换器。不过逐次逼近型电路简单、成本较低、准确度高,易于集成,所以在十六位以下的A/D转换器中运用很多。7.2.2逐次逼近型ADC第7页,共47页,星期日,2025年,2月5日图7.3逐次逼近型A/D转换器电路第8页,共47页,星期日,2025年,2月5日双积分型A/D转换器是由积分器A1、检零比较器A2、计数器和定时触发器FFn组成,其中基准电压UREF的极性与输入模拟电压的极性相反,如图7.4所示。

实际上,双积分型A/D转换器,能根据输入电压ui的极性,自动改变基准电压UREF的极性,保证取样阶段与比较

文档评论(0)

xiaolan118 + 关注
实名认证
文档贡献者

你好,我好,大家好!

版权声明书
用户编号:7140162041000002

1亿VIP精品文档

相关文档