基于FPGA的FIR数字滤波器设计.doc

  1. 1、本文档内容版权归属内容提供方,所产生的收益全部归内容提供方所有。如果您对本文有版权争议,可选择认领,认领后既往收益都归您。。
  2. 2、本文档由用户上传,本站不保证质量和数量令人满意,可能有诸多瑕疵,付费之前,请仔细先通过免费阅读内容等途径辨别内容交易风险。如存在严重挂羊头卖狗肉之情形,可联系本站下载客服投诉处理。
  3. 3、文档侵权举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多

PAGE

PAGE8

基于FPGA的FIR数字滤波器设计

摘要:本文设计了一个基于FPGA的16阶FIR低通数字滤波器。使用自顶向下的设计方法设计所需要的数字电路,先将FIR数字滤波器模块化,并分别实现模块功能,再将模块级联实现FIR数字滤波器所需要的乘法累加运算,完成卷积。硬件实现算法选用了分布式算法。本文使用了查找表法实现FIR数字滤波器所需要的乘法运算,同时使用分割查找表法降低查找表的硬件资源的消耗。

关键词:FIR数字滤波器;FPGA;分布式算法。

FPGABasedFIRDigitalFilterDesign

Abstract:thispaperdesi

文档评论(0)

***** + 关注
实名认证
内容提供者

乐于分享,有偿帮助。

版权声明书
用户编号:8070007123000004

1亿VIP精品文档

相关文档